8
atf1508as(l)
0784o–pld–09/02
设计
软件
支持
ATF1508AS 设计 是 supported 用 一些 第三-群 tools. Automated fitters 准许 逻辑
综合 使用 一个 多样性 的 高 水平的 描述 languages 和 formats.
Power-向上 Reset
这 ATF1508AS 是 设计 和 一个 电源-向上 重置, 一个 特性 核心的 为 状态 机器 最初的-
ization. 在 一个 要点 delayed slightly 从 V
CC
越过 V
RST
, 所有 寄存器 将 是 initialized, 和
这 状态 的 各自 输出 将 取决于 在 这 极性 的 它的 缓存区. 不管怎样, 预定的 至 这 asynchro-
nous nature 的 重置 和 uncertainty 的 如何 V
CC
的确 rises 在 这 系统, 这 下列的
情况 是 必需的:
1. 这 V
CC
上升 必须 是 monotonic,
2. 之后 重置 occurs, 所有 输入 和 反馈 建制 时间 必须 是 符合 在之前 驱动 这
时钟 管脚 高, 和,
3. 这 时钟 必须 仍然是 稳固的 在 T
D
.
这 ATF1508AS 有 二 选项 为 这 hysteresis 关于 这 重置 水平的, V
RST
, 小 和
大. 在 这 fitting 处理 用户 将 配置 这 设备 和 这 电源-向上 重置 hys-
teresis 设置 至 大 或者 小. Atmel POF2JED 用户 将 选择 这 大 选项 用 包含
这 标记 “-电源_reset” 在 这 command 线条 之后 “filename.pof”. 至 准许 这 寄存器 至 是
合适的 reinitialized 和 这 大 hysteresis 选项 选择, 这 下列的 情况 是
增加:
4. 如果 V
CC
falls 在下 2.0v, 它 必须 shut 止 完全地 在之前 这 设备 是 转变 在 又一次.
当 这 大 hysteresis 选项 是 起作用的, I
CC
是 减少 用 一些 hundred microamps 作
好.
安全 Fuse
用法
一个 单独的 fuse 是 提供 至 阻止 unauthorized copying 的 这 ATF1508AS fuse patterns.
Once 编写程序, fuse 核实 是 inhibited. 不管怎样, 用户 Signature 和 设备 ID 仍然是
accessible.
程序编制
ATF1508AS 设备 是 在-系统 可编程序的 (isp) 设备 utilizing 这 4-管脚 JTAG pro-
tocol. 这个 能力 排除 包装 处理 正常情况下 必需的 为 程序编制 和
facilitates 迅速 设计 iterations 和 地方 改变.
Atmel 提供 ISP 硬件 和 软件 至 准许 程序编制 的 这 ATF1508AS 通过 这
pc. ISP 是 执行 用 使用 也 一个 下载 缆索 或者 一个 comparable 板 tester 或者 一个 sim-
ple 微处理器 接口.
至 准许 ISP 程序编制 支持 用 这 Automated 测试 设备 (ate) vendors, 串行
Vector Format (svf) files 能 是 创建 用 这 Atmel ISP 软件. 转换 至 其它 ATE
tester format beside SVF 是 也 可能
ATF1508AS 设备 能 也 是 编写程序 使用 标准 第三-群 programmers. 和
第三-群 programmer, 这 JTAG ISP 端口 能 是 无能 因此 准许 四 额外的
i/opinstobeusedforlogic.
联系 your local Atmel representatives 或者 Atmel PLD 产品 为 详细信息.