首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1081039
 
资料名称:MC145503
 
文件大小: 553824K
   
说明
 
介绍:
PCM Codec-Fllter Mono-Clrcult
 
 


: 点此下载
  浏览型号MC145503的Datasheet PDF文件第5页
5
浏览型号MC145503的Datasheet PDF文件第6页
6
浏览型号MC145503的Datasheet PDF文件第7页
7
浏览型号MC145503的Datasheet PDF文件第8页
8

9
浏览型号MC145503的Datasheet PDF文件第10页
10
浏览型号MC145503的Datasheet PDF文件第11页
11
浏览型号MC145503的Datasheet PDF文件第12页
12
浏览型号MC145503的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
MC145500
MC145501
MC145502
MC145503
MC145505
MOTOROLA
9
cci.数据 时钟 输入 (直流) 能 是 任何 频率 是-
tween 64 khz 和 4.096 mhz.
管脚 描述
数字的
V
LS
逻辑 水平的 选择 输入 和 ttl 数字的 地面
V
LS
控制 这 逻辑 水平 和数字的 地面 涉及
所有 数字的 输入 和 这 数字的 输出. 这些 设备 能
运作和 逻辑 水平 从 全部 供应 (v
SS
至 v
DD
) 或者
和 ttl 逻辑 水平 使用 v
LS
作 数字的 地面. 为 v
LS
=
V
DD
,所有 i/o 是 全部 供应 (v
SS
至 v
DD
摆动) 和CMOS
转变点. 为 v
SS
< v
LS
< (v
DD
– 4 v), 所有 输入 和
输出是 ttl兼容 和 v
LS
正在 这 数字的 地面.
管脚 控制 用 v
LS
是 输入 msi, cci, tde, tdc,
rce, rdc, rdd, pdi
, 和 输出 tdd.
MSI
主控 同步 输入
MSI是 使用 为 determining 这 样本 比率 的 这transmit
一侧和 作 一个时间 根基 为 selecting 这 内部的 prescale
分隔物for the convert clock input (CCI) p. the mSi p
应当是 系 至 一个 8 khz 时钟 这个 将 是 一个 框架 同步
或者system sync signal. mSi h一个s no relation to transmit or
receive数据 定时, 除了为 determining 这 内部的 trans-
mitstrobe 作 描述 下面这 tde 管脚 描述. msi
应当是 获得 从 这 transmit定时 在 异步的
产品.在 许多 产品 msi能 是 系 至 tde.
(msi 是 系 内部 至 tde 在 mc145503/05.)
CCI
转变 时钟 输入
CCI是 设计 至 接受 five 分离的 时钟 发生率.
这些 是128 khz, 1.536 mhz, 1.544 mhz, 2.048 mhz, 或者
2.56 mhz.这 频率 在 这个 输入 是 对照的 和 msi
prescale divided to produce the internal sequencing
时钟在 128 khz (或者 16 时间 这 抽样 比率). 这 职责
循环的 cci 是 dictated 用 这 最小 脉冲波 宽度 除了
128 khz, 这个 是使用 直接地 为 内部的 sequencing
musthave 一个 40 to 60% duty cycle. in 一个同步的
产品,CCi should be derived from transmit timing.
(cci 是 系 内部 至 tdc 在 mc145500/01/03.)
TDC
transmit 数据 时钟 输入
TDC能 是 任何 频率 从 64 khz 至 4.096 mhz, 和
常常 系 至 cci 如果 这数据 比率 是 equal 至 一个 的 这 five
分离的frequencies. this clock is thhift clock for the
transmit变换 寄存器 和 它的 rising edges 生产 succes-
sive数据 位 在 tdd. tde 应当 是 获得从 这个 时钟.
(tdc和 rdc 是 系 一起 内部 在 这 mc145505
一个re calledDc.) cCi is internally tied to tDc on the
mc145500/01/03. 因此, tdc 必须 satisfy cci定时
(所需的)东西 也.
TDE
transmit 数据 使能 输入
TDEserves three major functions. the first tDe rising
edge following 一个n mSi rising edge generates the internal
transmitstrobe 这个 initiates 一个 一个/d 转换. 这 inter-
nal transmit strobe 也 transfers 一个 新 pcm 数据 文字 在
transmit 变换 寄存器 (sign 位 第一) 准备好 至 是 输出 在
tdd.The tDe pin is the high impedance control for the
transmit数字的 数据 (tdd) 输出. 作 长 作 这个管脚 是 高,
tdd 输出 stays 低阻抗. 这个 管脚 也 使能
这 输出 变换 寄存器为 clocking 输出 这 8–bit 串行 pcm
文字.The logical 一个Nd of the tDe pin wh the tDc p
clocks输出 一个 新 数据 位 在 tdd. tde 应当 是 使保持 高
第八 consecutive tdc 循环 至 时钟输出 一个 完全
PCMw或者d for byte interleaved 一个pplications. the transmit
变换寄存器 feeds 后面的 在 它自己至 准许 多样的 读 的
transmit 数据. 如果 这 pcm 文字 是 clocked 输出 once 每
框架在 一个 字节 interleaved 系统, 这 msi管脚 函数 是
transparent 和 将 是 连接 至 tde.
tde 管脚 将 是 cycled 在 一个 pcm 文字 为 位 在-
terleaved产品. tde 控制 两个都这 高 imped-
ance状态 的 这 tdd 输出 和 这 内部的变换 时钟. tde
必须下降 在之前 tdc rises (t
su8
) 至 确保 integrity 的 这
next数据 位. 那里 必须 是 在 least 二tdc 下落 edges
这 last tde rising 边缘 的 一个 框架 和 这 第一
TDErising 边缘 的 这 next 框架. msi 必须 是 有
独立的 从 tde 为 位 interleaved 产品.
TDD
transmit 数字的 数据 输出
output levels 一个t this pin 一个re controlled by the v
LS
管脚.为 v
LS
连接 至 v
DD
, 这 输出 水平 是 从
V
SS
至 v
DD
. 为 一个 电压 的 v
LS
在 v
DD
– 4v 和 v
SS
,
输出 水平 是 ttl 兼容 和 v
LS
正在 这digi-
talground supply. the tDd pin is 一个 three–state output
控制 用 这 tde 管脚. 这 定时 的 这个 管脚 是 控制
tdc 和tde. 当 在 ttl 模式, 这个 输出 将 是
制造high–speed cmos兼容 使用 一个 pull–up resis-
tor. 这 数据 format (mu–law, a–law, 或者 sign 巨大) 是
控制 用 这 mu/一个 管脚.
RDC
receive 数据 时钟 输入
RDC是 任何 频率 从 64 khz 至 4.096 mhz.
这个管脚 是 常常 系 至 这 tdc 管脚 为 产品 那 能
使用一个 一般 时钟 为 两个都 transmit 和receive 数据 trans-
fers.这 receive 变换 寄存器 是 控制 用 这 receive
时钟使能 (rce) 管脚至 时钟 数据 在 这 receive 数字的
数据(rdd) 管脚 在 下落 rdc edges. 这些 三 信号
能 是 异步的 和 所有 其它 数字的 管脚. 这 rdc 在-
是 内部 系 至 这 tdc 输入 在 这 mc145505 和
called 直流.
RCE
receive 时钟 使能 输入
这 rising 边缘 的 rce 应当 identify 这 sign 位 的 一个 re-
ceivepcm 文字 在 rdd. 这 next 下落 边缘 的 rdc, 之后
一个rising rce, 负载 这 第一 位的 这 pcm 文字 在 这 re-
ceive 寄存器. 这 next 七 下落 edges enter 这 仍然是-
der的 这 pcm 文字. 在 这 ninth rising 边缘, 这 receive
PCM文字 是 transferred 至 这 receive buffer 寄存器 和 这
一个/dsequence 是 interrupted 至 commence 这 decode pro-
cess.在 异步的 产品 和 一个 8 khz transmit
样本比率, 这 receive 样本 比率 应当 是 在 7.5
8.5 khz. two receive pcm words 将 是 解码
相似物summed 各自 transmit 框架 至 准许 on–chip con-
ferencing.这 二 pcm words 应当是 clocked 在 作 二
单独的PCMwords, 一个 minimum of 31.25
µ
s 一个部分, wh 一个
receive 数据 时钟 的 512 khz 或者 faster.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com