MC14489B
MOTOROLA
2
块 图解
1
BitGrabber
CONFIGUR一个tion 寄存器
8 位
Rx
D一个T一个 输出
8
220
12
BitGrabber
DISPL一个y 寄存器
24 位
nibble mux 和
解码器 只读存储器
anode 驱动器
(电流 来源)
bank switches (feTs)
194567
ab
D一个T一个 在
cdefgh
24–1/2–sTAGE
变换 寄存器
11
10
7
4
444
44
4
44444
18
POR
913151617
5
5
时钟
使能
OSCILL一个T或者 和
控制 逻辑
BANK1BANK2BANK3BANK4bank 5
管脚 3 = v
DD
管脚 14 = v
SS
hdim/明亮的
BLANK
一个To g
D
C
最大 r一个TINGS*
(Voltages 关联 至 v
SS
)
ÁÁÁÁ
ÁÁÁÁ
标识
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
参数
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
Value
ÁÁÁ
ÁÁÁ
单位
ÁÁÁÁ
ÁÁÁÁ
V
DD
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
直流 供应Voltage
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
– 0.5 至 + 6.0
ÁÁÁ
ÁÁÁ
V
ÁÁÁÁ
ÁÁÁÁ
V
在
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
直流 输入Voltage
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
– 0.5 至 v
DD
+ 0.5
ÁÁÁ
ÁÁÁ
V
ÁÁÁÁ
ÁÁÁÁ
V
输出
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
直流 输出Voltage
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
– 0.5 至 v
DD
+ 0.5
ÁÁÁ
ÁÁÁ
V
ÁÁÁÁ
Á
ÁÁÁ
ÁÁÁÁ
I
在
ÁÁÁÁÁÁÁÁÁÁÁÁ
Á
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
直流 输入 电流 — 每 管脚
(包含 管脚 8)
ÁÁÁÁÁÁ
Á
ÁÁÁÁÁ
ÁÁÁÁÁÁ
±
15
ÁÁÁ
Á
ÁÁ
ÁÁÁ
毫安
ÁÁÁÁ
Á
ÁÁÁ
ÁÁÁÁ
I
输出
ÁÁÁÁÁÁÁÁÁÁÁÁ
Á
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
直流 输出 电流 —
管脚 1, 2, 4 – 7, 19, 20 sourcing
Sinking
ÁÁÁÁÁÁ
Á
ÁÁÁÁÁ
ÁÁÁÁÁÁ
– 40
10
ÁÁÁ
Á
ÁÁ
ÁÁÁ
毫安
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
管脚 9, 13, 15, 16, 17 sinking
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
320
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
管脚 18
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
±
15
ÁÁÁ
ÁÁÁ
ÁÁÁÁ
ÁÁÁÁ
I
DD
, i
SS
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
直流 供应 电流, v
DD
和 v
SS
管脚
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
±
350
ÁÁÁ
ÁÁÁ
毫安
ÁÁÁÁ
ÁÁÁÁ
T
J
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
碎片 接合面Temperature
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
– 40 至 + 130
ÁÁÁ
ÁÁÁ
°
C
ÁÁÁÁ
Á
ÁÁÁ
Á
ÁÁÁ
ÁÁÁÁ
R
θ
JA
ÁÁÁÁÁÁÁÁÁÁÁÁ
Á
ÁÁÁÁÁÁÁÁÁÁÁ
Á
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
设备 热的 阻抗,
junction–to–ambient (看 热的
仔细考虑 部分)Plastic插件
sog 包装
ÁÁÁÁÁÁ
Á
ÁÁÁÁÁ
Á
ÁÁÁÁÁ
ÁÁÁÁÁÁ
90
100
ÁÁÁ
Á
ÁÁ
Á
ÁÁ
ÁÁÁ
°
c/w
ÁÁÁÁ
ÁÁÁÁ
T
stg
ÁÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
存储Temperature
ÁÁÁÁÁÁ
ÁÁÁÁÁÁ
– 65 至 + 150
ÁÁÁ
ÁÁÁ
°
C
ÁÁÁÁ
Á
ÁÁÁ
ÁÁÁÁ
T
L
ÁÁÁÁÁÁÁÁÁÁÁÁ
Á
ÁÁÁÁÁÁÁÁÁÁÁ
ÁÁÁÁÁÁÁÁÁÁÁÁ
含铅的Temperature, 1 mm 从 情况 为
10 秒
ÁÁÁÁÁÁ
Á
ÁÁÁÁÁ
ÁÁÁÁÁÁ
260
ÁÁÁ
Á
ÁÁ
ÁÁÁ
°
C
*Maximum比率 是 那些 值 在之外 这个 损坏 至 这 设备 将 occur.
Functional运作 应当 是 restricted 至 这 限制 在 这 电的 特性
表格s或者 管脚 描述 部分.
这个 设备 包含 保护 电路系统 至
guard相反 损坏 预定的 至 高 静态的 volt-
ages 或者 electric 地方. however,预防措施
必须 是 带去 至 避免 产品 的 任何 volt-
age 高等级的 比 最大 评估 电压 至 这个
high–impedance电路. 为 恰当的 运作,
V
在
和 v
输出
应当 是 constrained 至 这 范围
V
SS
≤
(v
在
或者 v
输出
)
≤
V
DD
.
unused 输入 必须 总是 是 系 至 一个 ap-
propriate逻辑 电压 水平的 (e.g., 也 v
SS
或者
V
DD
). unused 输出 必须 是 left 打开.