表格 的 内容 (持续)
Paragraph 页
号码 标题 号码
viii
MPC801
用户’s 手工的
MOTOROLA
7.1.9.1 fixed-要点 加载 和 store 和 更新 说明 .... 7-3
7.1.9.2 fixed-要点 加载 和 store 多样的 说明 ........... 7-3
7.1.9.3 fixed-要点 加载 string 说明 ............................... 7-3
7.1.9.4 存储 同步 说明............................. 7-3
7.1.9.5 optional 说明....................................................... 7-3
7.1.9.6 little-endian 字节 订货 ............................................ 7-4
7.2 powerpc 模拟的 环境 architecture (书 ii)........................... 7-4
7.2.1 存储 模型............................................................................ 7-4
7.2.1.1 记忆 coherence ........................................................ 7-4
7.2.1.2 atomic 更新 primitives ............................................... 7-4
7.2.2 这 效应 的 operand placement 在 效能 ................... 7-4
7.2.3 这 存储 控制 说明 ............................................... 7-5
7.2.3.1 操作指南 cache 块 invalidate (icbi) ......................... 7-5
7.2.3.2 操作指南 同步 (isync) ....................................... 7-5
7.2.3.3 数据 cache 块 touch (dcbt) ...................................... 7-5
7.2.3.4 数据 cache 块 touch 为 store (dcbtst) .................... 7-5
7.2.3.5 数据 cache 块 设置 至 零 (dcbz) ............................. 7-5
7.2.3.6 数据 cache 块 store (dcbst) ..................................... 7-5
7.2.3.7 数据 cache 块 invalidate (dcbi) ................................ 7-5
7.2.3.8 数据 cache 块 完全齐平 (dcbf)....................................... 7-5
7.2.3.9 enforce 在-顺序 执行 的 i/o (eieio) ....................... 7-6
7.2.4 Timebase ................................................................................... 7-6
7.3 powerpc 运行 环境 architecture (书 iii) .................... 7-6
7.3.1 这 branch 处理器 ............................................................... 7-6
7.3.1.1 branch 处理器 寄存器........................................... 7-6
7.3.1.2 branch 处理器 说明 ........................................ 7-6
7.3.2 这 fixed-要点 处理器 ......................................................... 7-6
7.3.2.1 特定的-目的 寄存器 ............................................. 7-6
7.3.3 存储 模型............................................................................ 7-7
7.3.3.1 地址 转变 ........................................................ 7-7
7.3.4 涉及 和 改变 位 ....................................................... 7-7
7.3.5 存储 保护 ..................................................................... 7-7
7.3.6 存储 控制 说明 ....................................................... 7-7
7.3.6.1 数据 cache 块 invalidate (dcbi) ................................ 7-7
7.3.6.2 tlb invalidate entry (tlbie) ............................................. 7-7
7.3.6.3 tlb invalidate 所有 (tlbia) .................................................. 7-8
7.3.6.4 tlb 同步 (tlbsync) .............................................. 7-8