飞利浦 半导体 产品 规格
74LV273
octal d-类型 flip-flop 和 重置; 积极的 边缘-触发
1998 将 29
3
管脚 配置
1
2
3
4
5
6
7
8
9
10 11
12
13
14
15
16
17
18
19
20
MR
Q
0
D
0
D
1
Q
1
Q
2
D
2
D
3
Q
3
Q
4
地
D
4
D
5
Q
5
Q
6
D
6
D
7
Q
7
V
CC
CP
SV00366
管脚 描述
管脚
号码
标识 函数
1 MR 主控 重置 输入 (起作用的-低)
2, 5, 6, 9, 12,
15, 16, 19
Q
0
至 q
7
flip-flop 输出
3, 4, 7, 8, 13,
14, 17, 18
D
0
至 d
7
数据 输入
10 地 地面 (0v)
11 CP
时钟 输入 (低-至-高, 边缘-
triggered)
20 V
CC
积极的 供应 电压
逻辑 标识
3
4
7
8
13
14
17
18
2
5
6
9
12
15
16
19
11
CP
MR
D
0
D
1
D
2
D
3
D
4
D
5
D
6
D
7
Q
0
Q
1
Q
2
Q
3
Q
4
Q
5
Q
6
Q
7
1
SV00367
逻辑 标识 (ieee/iec)
1
3
2
4
7
6
89
R
11
C1
13
12
14
15
17 16
18
19
1D
SV00368
5