首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1094016
 
资料名称:IDT72V3644
 
文件大小: 362618K
   
说明
 
介绍:
3.3 VOLT CMOS SyncBiFIFO?
 
 


: 点此下载
  浏览型号IDT72V3644的Datasheet PDF文件第1页
1

2
浏览型号IDT72V3644的Datasheet PDF文件第3页
3
浏览型号IDT72V3644的Datasheet PDF文件第4页
4
浏览型号IDT72V3644的Datasheet PDF文件第5页
5
浏览型号IDT72V3644的Datasheet PDF文件第6页
6
浏览型号IDT72V3644的Datasheet PDF文件第7页
7
浏览型号IDT72V3644的Datasheet PDF文件第8页
8
浏览型号IDT72V3644的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
2
商业的 温度 范围
idt72v3624/72v3634/72v3644 3.3v cmos syncbififo
TM
和 总线-相一致
256 x 36 x 2, 512 x 36 x 2, 1,024 x 36 x 2

tqfp (pk128-1, 顺序 代号: pf)
顶 视图
w/
R
一个
CLKB
4664 drw02
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
ENA
CLKA
A35
A34
A33
A32
Vcc
A31
A30
A29
A28
A27
A26
A25
A24
A23
是/
FWFT
A22
Vcc
A21
A20
A19
A18
A17
A16
A15
A14
A13
Vcc
A12
A11
A10
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
81
82
83
84
85
86
87
88
89
90
91
92
93
94
95
96
97
98
99
100
102
101
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
PRS2
Vcc
B35
B34
B33
B32
B31
B30
B29
B28
B27
B26
Vcc
B25
B24
BM
B23
B22
B21
B20
B19
B18
B17
B16
Vcc
B15
B14
B13
B12
B11
B10
CSA
FFA
/ira
EFA
/ora
PRS1
Vcc
AFA
AEA
MBF2
MBA
MRS1
fs0/sd
fs1/
SEN
MRS2
MBB
MBF1
Vcc
AEB
AFB
EFB
/orb
FFB
/irb
CSB
W
/rb
ENB
A9
A8
A7
A6
A5
A4
A3
SPM
Vcc
A2
A1
A0
B0
B1
B2
B3
B4
B5
B6
Vcc
B7
B8
B9
104
103
INDEX
大小

这 idt72v3624/72v3634/72v3644 是 管脚 和 functionally 兼容
版本 的 这 idt723624/723634/723644, 设计 至 run 止 一个 3.3v 供应
为 exceptionally 低-电源 消耗量. 这些 设备 是 大而单一的, 高-
速, 低-电源, cmos 双向的 同步的 (clocked) 先进先出 记忆
这个 支持 时钟 发生率 向上 至 100 mhz 和 有 读 进入 时间 作
快 作 6.5ns. 二 独立 256/512/1,024 x 36 双-端口 sram fifos
在 板 各自 碎片 缓存区 数据 在 opposite 方向. 先进先出 数据 在 端口 b 能
是 输入 和 输出 在 36-位, 18-位, 或者 9-位 formats 和 一个 选择 的 big- 或者 little-
endian 配置.
这些 设备 是 一个 同步的 (clocked) 先进先出, meaning 各自 端口
雇用 一个 同步的 接口. 所有 数据 transfers 通过 一个 端口 是 gated
至 这 低-至-高 转变 的 一个 端口 时钟 用 使能 信号. 这 clocks 为
各自 端口 是 独立 的 一个 另一 和 能 是 异步的 或者
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com