首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1096032
 
资料名称:CY7C53150L
 
文件大小: 311293K
   
说明
 
介绍:
3.3V Neuron® Chip Network Processor
 
 


: 点此下载
  浏览型号CY7C53150L的Datasheet PDF文件第4页
4
浏览型号CY7C53150L的Datasheet PDF文件第5页
5
浏览型号CY7C53150L的Datasheet PDF文件第6页
6
浏览型号CY7C53150L的Datasheet PDF文件第7页
7

8
浏览型号CY7C53150L的Datasheet PDF文件第9页
9
浏览型号CY7C53150L的Datasheet PDF文件第10页
10
浏览型号CY7C53150L的Datasheet PDF文件第11页
11
浏览型号CY7C53150L的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
初步的
CY7C53120L8
CY7C53150L
文档 #: 38-10002 rev. *b 页 8 的 16
可编程序的 hysteresis 值 (3.3v)
(表示 作
差别的 顶峰-至-顶峰 电压 在 条款 的 v
DD
)
Hysteresis
[6]
V
hys
最小值 V
hys
Typ. V
hys
最大值
0 0.019 v
DD
0.027 v
DD
0.035 v
DD
1 0.038 v
DD
0.054 v
DD
0.070 v
DD
2 0.057 v
DD
0.081 v
DD
0.105 v
DD
3 0.076 v
DD
0.108 v
DD
0.140 v
DD
4 0.095 v
DD
0.135 v
DD
0.175 v
DD
5 0.114 v
DD
0.162 v
DD
0.210 v
DD
6 0.133 v
DD
0.189 v
DD
0.245 v
DD
7 0.152 v
DD
0.216 v
DD
0.280 v
DD
CP0
3 ns
CP1
V
DD
/2
cp0 – cp1
V
hys
+ 200 mv
图示 1. 接受者 输入 波形
可编程序的 hysteresis 值 (5v)
(表示 作 differ-
ential 顶峰-至-顶峰 电压 在 条款 的 v
DD
)
Hysteresis
[6]
V
hys
最小值 V
hys
Typ. V
hys
最大值
0 0.019 v
DD
0.027 v
DD
0.035 v
DD
1 0.040 v
DD
0.054 v
DD
0.068 v
DD
2 0.061 v
DD
0.081 v
DD
0.101 v
DD
3 0.081 v
DD
0.108 v
DD
0.135 v
DD
4 0.101 v
DD
0.135 v
DD
0.169 v
DD
5 0.121 v
DD
0.162 v
DD
0.203 v
DD
6 0.142 v
DD
0.189 v
DD
0.236 v
DD
7 0.162 v
DD
0.216 v
DD
0.270 v
DD
可编程序的 glitch 过滤 值
[7]
(接受者 (终止-至-终止)
过滤 值 表示 作 瞬时 脉冲波 抑制 时间)
0 10 75 140 ns
1 120 410 700 ns
2 240 800 1350 ns
3 480 1500 2600 ns
接受者
[8]
(终止-至-终止) 绝对 asymmetry
(worst-情况
横过 hysteresis)
过滤 (f) 最大值 (
t
PLH
– t
PHL
) 单位
0 35 ns
1 150 ns
2 250 ns
3 400 ns
差别的 接受者 (终止-至-终止) 绝对 对称
[9, 10]
过滤 (f) hysteresis (h) 最大值 (
t
PLH
– t
PHL
) 单位
0 0 24 ns
电的 特性
(v
DD
= 3.0v–3.6v)
参数 描述 最小值 典型值 最大值 单位
V
DD
电源 供应 电压 3.0 3.3 3.6 V
V
IL
输入 低 电压
io0–io10, cp0, cp3, cp4, 维护, d0-d7, 重置
cp0, cp1 (差别的)
0.8
可编程序的
V
V
IH
输入 高 电压
io0–io10, cp0, cp3, cp4, 维护
, d0-d7,重置
cp0, cp1 (差别的)
2.0
可编程序的
V
V
OL
低-水平的 输出 电压
I
输出
< 20
µ
一个
标准 输出 (i
OL
= 1.4 毫安)
[11]
高 下沉 (io0–io3), 维护, 重置(i
OL
= 20 毫安)
高 下沉 (io0–io3), 维护
, 重置(i
OL
= 10 毫安)
最大 下沉 (cp2, cp3) (i
OL
= 40 毫安)
最大 下沉 (cp2, cp3) (i
OL
= 15 毫安)
0.1
0.4
0.8
0.4
1.0
0.4
V
注释:
6. hysteresis 值 是 在 这 情况 那 这 输入 信号 摆动 是 200 mv 更好 比 这 编写程序 值.
7. 必须 是 无能 如果 数据 比率 是 1.25 mbps 或者 更好.
8. 接受者 输入, v
D
= v
CP0
– v
CP1
, 在 least 200 mv 更好 比 hysteresis 水平. 看
图示 1
.
9. cp0 和 cp1 输入 各自 0.60 vp – p, 1.25 mhz sine 波 180° 输出 的 阶段 和 各自 其它 作 显示 在
图示 8
. v
DD
= 5.00 v ± 5% (v
DD
= 3.30 v ± 5%).
10. t
PLH
: 时间 从 输入 切换 states 从 低 至 高 至 输出 切换 states. t
PHL
: 时间 从 输入 切换 states 从 高 至 低 至 输出 切换 states.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com