首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1096950
 
资料名称:xc2s30
 
文件大小: 67003K
   
说明
 
介绍:
IC,FPGA,972-CELL,CMOS,TQFP,100PIN,PLASTIC
 
 


: 点此下载
 
1
浏览型号xc2s30的Datasheet PDF文件第2页
2
浏览型号xc2s30的Datasheet PDF文件第3页
3
浏览型号xc2s30的Datasheet PDF文件第4页
4
浏览型号xc2s30的Datasheet PDF文件第5页
5
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ds001-1 (v2.4) 九月 3, 2003
www.xilinx.com
1
产品 规格
1-800-255-7778
© 2003 xilinx, 公司 所有 权利 保留. 所有 xilinx 商标, 注册 商标, patents, 和 免责声明 是 作 列表 一个t
http://www.xilinx.com/legal.htm
.
所有 其它 商标 和 注册 商标 是 这 恰当的ty 的 它们的 各自的 所有权人. 所有 规格 是 主题 至 change 没有 注意.
介绍
这 spartan™-ii 2.5v 地方-可编程序的 门 排列 fam-
ily 给 用户 高 效能, abundant 逻辑 resources,
和 一个 rich 特性 设置, 所有 在 一个 exceptionally 低 价格. 这
六-成员 家族 提供 densities ranging 从 15,000 至
mance 是 supported 向上 至 200 mhz.
spartan-ii 设备 deliver 更多 门, i/os, 和 特性
每 dollar 比 其它 fpgas 用 结合 先进的 pro-
cess 技术 和 一个 streamlined virtex-为基础 architec-
ture. 特性 包含 块 内存 (至 56k 位), distributed
内存 (至 75,264 位), 16 可选择的 i/o standards, 和 四
dlls. 快, predictable interconnect 意思 那 successive
设计 iterations continue 至 满足 定时 (所需的)东西.
这 spartan-ii 家族 是 一个 更好的 alternative 至
掩饰-编写程序 asics. 这 fpga 避免 这 最初的 费用,
lengthy 开发 循环, 和 固有的 风险 的
常规的 asics. 也, fpga programmability 准许
设计 升级 在 这 地方 和 非 硬件 替换
特性
第二 一代 asic 替换 技术
- densities 作 高 作 5,292 逻辑 cells 和 向上 至
200,000 系统 门
- streamlined 特性 为基础 在 virtex architecture
- unlimited reprogrammability
- 非常 低 费用
系统 水平的 特性
- selectram+™ hierarchical 记忆:
· 16 位/lut distributed 内存
· configurable 4k 位 块 内存
· 快 接口 至 外部 内存
- 全部地 pci 一致的
- 全部 readback 能力 为 verification/observability
- 专心致志的 carry 逻辑 为 高-速 arithmetic
- 专心致志的 乘法器 support
- abundant 寄存器/latches 和 使能, 设置, 重置
- 四 专心致志的 dlls 为 先进的 时钟 控制
- 四 primary
低-skew
global
时钟
分发
nets
- ieee 1149.1 兼容 boundary scan 逻辑
多功能的 i/o 和 包装
- 低 费用 包装 有 在 所有 densities
- 家族 footprint 兼容性 在 一般 包装
- 16 高-效能 接口 standards
- hot swap 紧凑的 pci friendly
全部地 supported 用 powerful xilinx 开发 系统
- foundation ise 序列: 全部地 整体的 软件
- alliance 序列: 为 使用 和 第三-party tools
- 全部地 自动 mapping, placement, 和 routing
05
spartan-ii 2.5v fpga 家族:
介绍 和 订货
信息
ds001-1 (v2.4) 九月 3, 2003
00
产品 规格
R
表格 1:
spartan-ii fpga 家族 members
设备
逻辑
Cells
系统
(逻辑 和 内存)
CLB
排列
(r x c)
t一个l
CLBs
最大
用户 i/o
(1)
t一个l
Distributed 内存
t一个l
内存
XC2S15 432 15,000 8 x 12 96 86 6,144 16K
XC2S30 972 30,000 12 x 18 216 132 13,824 24K
XC2S50 1,728 50,000 16 x 24 384 176 24,576 32K
XC2S100 2,700 100,000 20 x 30 600 196 38,400 40K
XC2S150 3,888 150,000 24 x 36 864 260 55,296 48K
XC2S200 5,292 200,000 28 x 42 1,176 284 75,264 56K
注释:
1. 所有 用户 i/o counts 做 不 包含 这 四 global 时钟/用户 输入 管脚. 看 详细信息 在表格 3, 页 3.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com