iii
5.1.3 寄存器 配置.......................................................................................... 109
5.2 寄存器 描述 ........................................................................................................... 109
5.2.1 cache 控制 寄存器 (ccr).............................................................................. 109
5.2.2 cache 控制 寄存器 2 (ccr2) ........................................................................ 110
5.3 cache 运作 ................................................................................................................. 113
5.3.1 searching 这 cache.............................................................................................. 113
5.3.2 读 进入 .......................................................................................................... 115
5.3.3 prefetch 运作 ................................................................................................ 115
5.3.4 写 进入 ......................................................................................................... 115
5.3.5 写-后面的 缓存区................................................................................................. 115
5.3.6 coherency 的 cache 和 外部 记忆.......................................................... 116
5.4 记忆-编排 cache..................................................................................................... 116
5.4.1 地址 排列 ....................................................................................................... 116
5.4.2 数据 排列 ............................................................................................................. 117
5.4.3 examples 的 用法................................................................................................ 119
部分 6 中断 控制 (intc)
.......................................................................... 121
6.1 Overview ............................................................................................................................ 121
6.1.1 特性 ................................................................................................................. 121
6.1.2 块 图解 ...................................................................................................... 122
6.1.3 管脚 配置.................................................................................................. 123
6.1.4 寄存器 配置.......................................................................................... 124
6.2 中断 来源 ................................................................................................................ 125
6.2.1 nmi 中断........................................................................................................ 125
6.2.2 irq 中断 ....................................................................................................... 125
6.2.3 irl 中断........................................................................................................ 126
6.2.4 pint 中断 ..................................................................................................... 128
6.2.5 在-碎片 附带的 单元 中断 ................................................................. 128
6.2.6 中断 例外 处理 和 priority............................................................ 129
6.3 intc 寄存器................................................................................................................... 135
6.3.1 中断 priority 寄存器 一个 至 e (ipra–ipre)................................................. 135
6.3.2 中断 控制 寄存器 0 (icr0)...................................................................... 136
6.3.3 中断 控制 寄存器 1 (icr1)...................................................................... 137
6.3.4 中断 控制 寄存器 2 (icr2)...................................................................... 140
6.3.5 pint 中断 使能 寄存器 (pinter)........................................................... 141
6.3.6 中断 要求 寄存器 0 (irr0) ..................................................................... 142
6.3.7 中断 要求 寄存器 1 (irr1) ..................................................................... 144
6.3.8 中断 要求 寄存器 2 (irr2) ..................................................................... 145
6.4 intc 运作.................................................................................................................. 147
6.4.1 中断 sequence ................................................................................................ 147
6.4.2 多样的 中断 ................................................................................................ 149
6.5 中断 回馈 时间 ......................................................................................................... 149