首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1103894
 
资料名称:LTC3733CG
 
文件大小: 285K
   
说明
 
介绍:
3-Phase, Buck Controllers for AMD CPUs
 
 


: 点此下载
  浏览型号LTC3733CG的Datasheet PDF文件第1页
1
浏览型号LTC3733CG的Datasheet PDF文件第2页
2

3
浏览型号LTC3733CG的Datasheet PDF文件第4页
4
浏览型号LTC3733CG的Datasheet PDF文件第5页
5
浏览型号LTC3733CG的Datasheet PDF文件第6页
6
浏览型号LTC3733CG的Datasheet PDF文件第7页
7
浏览型号LTC3733CG的Datasheet PDF文件第8页
8
浏览型号LTC3733CG的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
3
ltc3733/ltc3733-1
3733f
电的 特性
denotes 这 规格 这个 应用 在 这 全部 运行
温度 范围, 否则 规格 是 在 t
一个
= 25
°
c. v
CC
= v
RUN
= v
SS
= 5v 除非 否则 指出.
标识 参数 情况 最小值 典型值 最大值 单位
V
LOADREG
输出 电压 加载 规章制度 (便条 3)
量过的 在 伺服 循环,
I
TH
电压 = 1.2v 至 0.7v
0.1 0.5 %
量过的 在 伺服 循环,
I
TH
电压 = 1.2v 至 2v
0.1 0.5 %
V
REFLNREG
输出 电压 线条 规章制度 V
CC
= 4.5v 至 7v 0.03 %/v
g
m
跨导 放大器 g
m
I
TH
= 1.2v, 下沉/源 25
µ
一个 (便条 3) 2.5 3.05 3.6 mmho
g
mOL
跨导 放大器 gbw I
TH
= 1.2v, (g
m
• z
L
, z
L
= 序列 1k-100k
-1nf) 1.5 MHz
V
FCB
强迫 持续的 门槛
0.58 0.60 0.62 V
I
FCB
fcb 偏差 电流 V
FCB
= 0.65v 0.2 0.7
µ
一个
V
BINHIBIT
burst inhibit 门槛 量过的 在 fcb 管脚 V
CC
– 1.5 V
CC
– 0.7 V
CC
– 0.3 V
UVR 欠压 ss 重置 V
CC
lowered 直到 这 ss 管脚 是 牵引的 低 3.3 3.8 4.5 V
I
Q
输入 直流 供应 电流 (便条 4)
正常的 模式 V
CC
= 5v 2.5 毫安
关闭 V
RUN
= 0v, vid0 至 vid4 打开 20 100
µ
一个
V
RUN
run 管脚 在 门槛 V
RUN
, ramping 积极的 1 1.5 1.9 V
I
SS
软-开始 承担 电流 V
SS
= 1.9v 0.8 1.5 2.5
µ
一个
V
SSARM
ss 管脚 arming 门槛 V
SS
, ramping 积极的 直到 短的-电路 3.8 4.5 V
获得-止 是 armed
V
SSLO
ss 管脚 获得-止 门槛 V
SS
, ramping 负的 3.3 V
I
SCL
ss 释放 电流 软-短的 情况 v
EAIN
= 0.375v, v
SS
= 4.5v 5 1.5
µ
一个
I
SDLHO
关闭 获得 使不能运转 电流 V
EAIN
= 0.375v, v
SS
= 4.5v 1.5 5
µ
一个
I
SENSE
sense 管脚 源 电流 SENSE1
+
, sense1
, sense2
+
, sense2
,1320
µ
一个
SENSE3
+
, sense3
所有 equal 1.2v; 电流 在 各自 管脚
DF
最大值
最大 职责 因素 在 落后 95 98.5 %
tg t
r,
t
F
顶 门 上升 时间 C
加载
= 3300pf 30 90 ns
顶 门 下降 时间 C
加载
= 3300pf 40 90 ns
bg t
r,
t
F
bottom 门 上升 时间 C
加载
= 3300pf 30 90 ns
bottom 门 下降 时间 C
加载
= 3300pf 20 90 ns
tg/bg t
1D
顶 门 止 至 bottom 门 在 延迟 所有 控制者, c
加载
= 3300pf 各自 驱动器 60 ns
同步的 转变-在 延迟 时间
bg/tg t
2D
bottom 门 止 至 顶 门 在 延迟 所有 控制者, c
加载
= 3300pf 各自 驱动器 60 ns
顶 转变-在 延迟 时间
t
在(最小值)
最小 在-时间 测试 和 一个 正方形的 波 (便条 5) 120 ns
vid 参数
VID
IL
最大 低 水平的 输入 电压 0.8 V
VID
IH
最小 高 水平的 输入 电压 2 V
VID
PULLUP
vid0 至 vid4 内部的 拉-向上 150 k
阻抗
ATTEN
ERR
vid0 至 vid4 (便条 6)
0.25 0.25 %
电源 好的 输出 indication
V
PGL
pgood 电压 输出 低 I
PGOOD
= 2ma 0.1 0.3 V
I
PGOOD
pgood 输出 泄漏 V
PGOOD
= 5v
±
1
µ
一个
pgood trip thesholds V
DIFFOUT
和 遵守 至 设置 输出 电压,
V
PGTHNEG
V
DIFFOUT
ramping 负的 vid 代号 = 10011 7 –10 14 %
V
PGTHPOS
V
DIFFOUT
ramping 积极的 pgood 变得 低 之后 v
UVDLY
延迟 7 10 14 %
t
PGBLNK
电源 好的 blanking 之后 vid 改变 外部 pgood window 120
µ
s
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com