首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1104229
 
资料名称:LTC2440CGN
 
文件大小: 332K
   
说明
 
介绍:
24-Bit High Speed Differential DS ADC with Selectable Speed/Resolution
 
 


: 点此下载
  浏览型号LTC2440CGN的Datasheet PDF文件第4页
4
浏览型号LTC2440CGN的Datasheet PDF文件第5页
5
浏览型号LTC2440CGN的Datasheet PDF文件第6页
6
浏览型号LTC2440CGN的Datasheet PDF文件第7页
7

8
浏览型号LTC2440CGN的Datasheet PDF文件第9页
9
浏览型号LTC2440CGN的Datasheet PDF文件第10页
10
浏览型号LTC2440CGN的Datasheet PDF文件第11页
11
浏览型号LTC2440CGN的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
LTC2440
8
2440fa
地 (管脚 1, 8, 9, 16):
地面. 多样的 地面 管脚
内部 连接 为 最佳的 地面 电流 流动 和
V
CC
解耦. 连接 各自 一个 的 这些 管脚 至 一个 地面
平面 通过 一个 低 阻抗 连接. 所有管脚
必须 是 连接 至 地面 为 恰当的 运作.
V
CC
(管脚 2):
积极的 供应 电压. 绕过 至 地
(pin␣ 1) 和 一个 10
µ
f tantalum 电容 在 并行的 和
0.1
µ
f 陶瓷的 电容 作 关闭 至 这 部分 作 可能.
REF
+
(管脚 3), ref
(管脚 4):
差别的 涉及 输入.
这 电压 在 这些 管脚 能 有 任何 值 在 地
和 v
CC
作 长 作 这 涉及 积极的 输入, ref
+
, 是
maintained 更多 积极的 比 这 涉及 负的
输入, ref
, 用 在 least 0.1v.
+
(管脚 5), 在
(管脚 6):
差别的 相似物 输入. 这
电压 在 这些 管脚 能 有 任何 值 在
地 – 0.3v 和 v
CC
+ 0.3v. 在里面 这些 限制 这 con-
verter 双极 输入 范围 (v
= 在
+
– 在
) extends 从
0.5 • (v
REF
) 至 0.5 • (v
REF
). 外部 这个 输入 范围 这
转换器 生产 唯一的 overrange 和 underrange
输出 代号.
sdi (管脚 7):
串行 数据 输入. 这个 管脚 是 使用 至 选择 这
速/决议 的 这 转换器. 如果 sdi 是 grounded (管脚
兼容 和 ltc2410) 这 设备 输出 数据 在
880hz 和 21 位 有效的 决议. 用 tying sdi
高, 这 转换器 enters 这 ultralow 噪音 模式
(200nv
RMS
) 和 同时发生的 50/60hz 拒绝 在 6.9hz
输出 比率. sdi 将 是 驱动 逻辑 高 或者 低
anytime 在 这 转换 或者 睡眠 状态 在 顺序 至
改变 这 速/决议. 这 转换 immedi-
ately 下列的 这 数据 输出 循环 将 是 有效的 和
执行 在 这 newly 选择 输出 比率/决议.
sdi 将 也 是 编写程序 用 一个 串行 输入 数据
stream 下面 控制 的 sck 在 这 数据 输出 循环.
一个 的 ten 速/决议 范围 (从 6.9hz/200nv
RMS
至 3.5khz/21
µ
V
RMS
) 将 是 选择. 这 第一 变换器-
sion 下列的 一个 新 选择 是 有效的 和 执行 在
这 newly 选择 速/决议.
ext (管脚 10):
内部的/外部 sck 选择 管脚. 这个
管脚 是 使用 至 选择 内部的 或者 外部 sck 为 outputting
数据. 如果 ext 是 系 低 (管脚 兼容 和 这 ltc2410),
这 设备 是 在 这 外部 sck 模式 和 数据 是 shifted
输出 这 设备 下面 这 控制 的 一个 用户 应用 串行
时钟. 如果 ext 是 系 高, 这 内部的 串行 时钟 模式 是
选择. 这 设备 发生 它的 自己的 sck 信号 和
输出 这个 在 这 sck 管脚. 一个 framing 信号 busy
(pin␣ 15) 变得 低 表明 数据 是 正在 输出.
cs (管脚 11):
起作用的 低 数字的 输入. 一个 低 在 这个 管脚
使能 这 sdo 数字的 输出 和 wakes 向上 这 模数转换器.
下列的 各自 转换 这 模数转换器 automatically enters
这 睡眠 模式 和 仍然是 在 这个 低 电源 状态 作
长 作 cs 是 高. 一个 低-至-高 转变 在 cs
在 这 数据 输出 转移 aborts 这 数据 转移
和 开始 一个 新 转换.
sdo (管脚 12):
三-状态 数字的 输出. 在 这 数据
输出 时期, 这个 管脚 是 使用 作 串行 数据 输出. 当
这 碎片 选择 cs 是 高 (cs = v
CC
) 这 sdo 管脚 是 在 一个
高 阻抗 状态. 在 这 转换 和 睡眠
时期, 这个 管脚 是 使用 作 这 转换 状态 输出.
这 转换 状态 能 是 observed 用 拉 cs 低.
sck (管脚 13):
双向的 数字的 时钟 管脚. 在 内部的
串行 时钟 运作 模式, sck 是 使用 作 数字的 输出
为 这 内部的 串行 接口 时钟 在 这 数据
输出 时期. 在 外部 串行 时钟 运作 模式,
sck 是 使用 作 数字的 输入 为 这 外部 串行 接口
时钟 在 这 数据 输出 时期. 这 串行 时钟
运作 模式 是 决定 用 这 逻辑 水平的 应用 至
这 ext 管脚.
F
O
(管脚 14):
频率 控制 管脚. 数字的 输入 那 con-
trols 这 内部的 转换 时钟. 当 f
O
是 连接
至 v
CC
或者 地, 这 转换器 使用 它的 内部的 振荡器
运动 在 9mhz. 这 转换 比率 是 决定 用 这
选择 osr 此类 那 t
CONV
(在 ms) = (40 • osr + 170)/
9000 (t
CONV
= 1.137ms 在 osr = 256, t
CONV
= 146ms 在 osr
= 32768). 这 第一 无效的 是 located 在 8/t
CONV
, 7khz 在 osr
= 256 和 55hz (同时发生的 50/60hz) 在 osr = 32768.
当 f
O
是 驱动 用 一个 振荡器 和 频率 f
EOSC
(在
khz), 这 转换 时间 变为 t
CONV
= (40 • osr +
170)/f
EOSC
(在 ms) 和 这 第一 无效的 仍然是 8/t
CONV
.
busy (管脚 15):
转换 在 progress 指示信号. 为
兼容性 和 这 ltc2410, 这个 管脚 应当 不 是 系
至 地面. 这个 管脚 是 高 当 这 转换 是 在
progress 和 变得 低 表明 这 转换 是
完全 和 数据 是 准备好. 它 仍然是 低 在 这 睡眠
和 数据 输出 states. 在 这 conclusion 的 这 数据 输出
状态, 它 变得 高 表明 一个 新 转换 有 begun.
PI FU CTIO S
UUU
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com