8
ltc1655/ltc1655l
PINFUNCTIONS
UUU
clk (管脚 1):
这 ttl 水平的 输入 为 这 串行 接口
时钟.
D
在
(管脚 2):
这 ttl 水平的 输入 为 这 串行 接口
数据. 数据 在 这 d
在
管脚 是 latched 在 这 变换 寄存器
在 这 rising 边缘 的 这 串行 时钟 和 是 承载 msb
第一. 这 ltc1655/ltc1655l 需要 一个 16-位 文字.
cs/ld (管脚 3):
这 ttl 水平的 输入 为 这 串行 inter-
面向 使能 和 加载 控制. 当 cs/ld 是 低, 这
clk 信号 是 使能, 所以 这 数据 能 是 clocked 在.
当 cs/ld 是 牵引的 高, 数据 是 承载 从 这 变换
寄存器 在 这 dac 寄存器, updating 这 dac 输出.
D
输出
(管脚 4):
输出 的 这 变换 寄存器. 变为 有效的
在 这 rising 边缘 的 这 串行 时钟 和 swings 从 地
至 v
CC
.
地 (管脚 5):
地面.
ref (管脚 6):
涉及. 输出 的 这 内部的 涉及 是
2.048v (ltc1655), 1.25v (ltc1655l). 那里 是 一个 增益 的
二 从 这个 管脚 至 这 输出. 这 涉及 能 是
过载 从 2.2v 至 v
CC
/2 (ltc1655) 和 1.3v 至
V
CC
/2 (ltc1655l). 当 系 至 v
CC
/2, 这 输出 将
摆动 从 地 至 v
CC
. 这 输出 能 仅有的 摆动 至
在里面 它的 补偿 规格 的 v
CC
(看 产品
信息).
V
输出
(管脚 7):
deglitched 栏杆-至-栏杆 电压 输出. v
输出
clears 至 0v 在 电源-向上.
V
CC
(管脚 8):
积极的 供应 输入. 4.5v
≤
V
CC
≤
5.5v
(ltc1655), 2.7v
≤
V
CC
≤
5.5v (ltc1655l). 需要 一个
0.1
µ
f 绕过 电容 至 地面.
德州仪器 i g diagra
WU W
D15
MSB
D14 D13 D1
t
1
t
6
D0
LSB
t
2
t
4
t
3
t
8
CLK
D
在
D
输出
cs/ld
t
5
1655/55l td
D15
previous 文字
D14
previous 文字
D0
previous 文字
D15
电流 文字
D13
previous 文字
t
9
t
7
12 3
15 16