首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:11084
 
资料名称:AD7890AR-2
 
文件大小: 302.51K
   
说明
 
介绍:
LC2MOS 8-Channel, 12-Bit Serial, Data Acquisition System
 
 


: 点此下载
  浏览型号AD7890AR-2的Datasheet PDF文件第7页
7
浏览型号AD7890AR-2的Datasheet PDF文件第8页
8
浏览型号AD7890AR-2的Datasheet PDF文件第9页
9
浏览型号AD7890AR-2的Datasheet PDF文件第10页
10

11
浏览型号AD7890AR-2的Datasheet PDF文件第12页
12
浏览型号AD7890AR-2的Datasheet PDF文件第13页
13
浏览型号AD7890AR-2的Datasheet PDF文件第14页
14
浏览型号AD7890AR-2的Datasheet PDF文件第15页
15
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD7890
–11–
rev. 一个
sclk (o)
convst (i)
三-状态
rfs (o)
数据 输出 (o)
追踪/支撑
变得 在 支撑
t
转变
便条
(i) signifies 一个 输入; (o) signifies 一个 输出. pull-up 电阻 在 sclk.
图示 4. 自-clocking {master) 模式 转换 sequence
当 使用 这 设备 在 这 外部-clocking 模式, 这 输出-
放 寄存器 能 是 读 在 任何 时间 和 这 大多数 向上-至-日期
转换 结果 将 是 得到. 不管怎样, 读 数据 从
这 输出 寄存器 或者 writing 数据 至 这 控制 寄存器 dur-
ing 转换 或者 在 这 500 ns 较早的 至 这 next
CONVST
将 结果 在 减少 效能 从 这 部分. 一个 读 opera-
tion 至 这 输出 寄存器 有 大多数 效应 在 效能 和
这 信号-至-噪音 比率 likely 至 降级 特别 当 高等级的
串行 时钟 比率 是 使用 当 这 代号 flicker 从 这 部分
将 也 增加 (看 ad7890 效能 部分).
图示 5 显示 这 定时 和 控制 sequence 必需的 至
获得 最佳的 效能 从 这 部分 在 这 外部
clocking 模式. 在 这 sequence 显示, 转换 是 initiated
在 这 rising 边缘 的
CONVST
和 新 数据 是 有 在 这
输出 寄存器 的 这 ad7890 5.9
µ
s 后来的. once 这 读 oper-
ation 有 带去 放置, 一个 更远 500 ns 应当 是 允许 在之前
这 next rising 边缘 的
CONVST
至 优化 这 安排好 的 这
追踪/支撑 在之前 这 next 转换 是 initiated. 这 图解
显示 这 读 运作 和 这 写 运作 带去 放置 在
并行的. 在 这 sixth 下落 边缘 的 sclk 在 这 写 sequence
这 内部的 脉冲波 将 是 initiated. 假设 mux 输出 是
连接 至 sha 在, 2
µ
s 是 必需的 在 这个 sixth 下降-
ing 边缘 的 sclk 和 这 rising 边缘 的
CONVST
至 准许 为
这 全部 acquisition 时间 的 这 追踪/支撑 放大器. 和 这
串行 时钟 比率 在 它的 最大 的 10 mhz, 这 achievable
throughput 比率 为 这 部分 是 5.9
µ
s (转换 时间) 加
0.6
µ
s (六 串行 时钟 脉冲 在之前 内部的 脉冲波 是 initiated)
加 2
µ
s (acquisition 时间). 这个 结果 在 一个 最小 通过-
放 时间 的 8.5
µ
s (相等的 至 一个 throughput 比率 的 117 khz).
如果 这 部分 是 运作 和 一个 slower 串行 时钟, 它 将 impact
这 achievable throughput 比率 为 最佳的 效能.
SCLK
CONVST
转换 是
initiated 和
追踪/支撑 变得
在 支撑
转换
ends 5.9
µ
s
后来的
串行 读
&放大; 写
行动
读 &放大; 写
行动 应当 终止
500ns 较早的 至 next
RFS
TFS
NEXT
转换
开始 command
t
转变
500ns 最小值
rising 边缘 的 convst
图示 5. 外部 clocking (从动装置) 模式 定时
sequence 为 最佳的 效能
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com