AD8370
rev. 0 | 页 6 的 28
管脚 配置 和 functional 描述
6
7
8
11
10
9
AD8370
顶 视图
(不 至 规模)
2
3
4
5
15
14
116
13
12
03692-0-002
INHI
ICOM
VCCI
PWUP
VOCM
VCCO
OCOM
OPHI
OPLO
OCOM
VCCO
LTCH
CLCK
数据
ICOM
INLO
图示 3.16-含铅的 tssop
表格 3. 管脚 函数 描述
管脚 非. Mnemonic 描述
1 inhi 保持平衡 差别的输入. 内部 片面的.
2, 15,
PADDLE
ICOM
输入 一般. 连接 至 一个 低 阻抗 地面. 这个 node 是 也 连接 至这 exposed 垫子 在 这
bottom 的 这 设备.
3 VCCI 输入 积极的 供应. 3.0 v 至 5.5 v. 应当 是 合适的 bypassed.
4 PWUP 电源 使能 管脚. 设备 是运算的 当 pwup 是 牵引的 高.
5 vocm
一般模式 输出 voltage 管脚. 这 midsupply ((v
VCCO
− v
OCOM
)/2) 一般模式 电压 是 delivered 至
这个 管脚 为 外部 bypassing 为 额外的 一般-模式 供应 解耦. 这个 能 是 达到 和 一个
绕过 电容 至 地面. 这个 管脚 是 一个 output 仅有的 和 是 不 至 是 驱动 externally.
6, 11 VCCO 输出 积极的 供应. 3.0 v 至5.5 v. 应当 是 合适的 绕过.
7, 10 OCOM 输出 一般. 连接 至 一个 低 阻抗 地面.
8 OPHI 保持平衡 差别的 output. 片面的 至 midsupply.
9 OPLO 保持平衡 差别的 output. 片面的 至 midsupply.
12 ltch
串行 数据 获得 管脚. 串行 数据 是clocked 在 这 变换 寄存器 通过 这数据 管脚 当 ltch 是 低. 数据 在
变换 寄存器 是 latched 在 这 next 高-going 边缘.
13 CLCK 串行 时钟 输入 管脚.
14 数据 串行 数据 输入 管脚.
16 inlo 保持平衡 差别的输入. 内部 片面的.