首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:11107
 
资料名称:AD8310ARM-REEL7
 
文件大小: 323.22K
   
说明
 
介绍:
Fast, Voltage-Out DC-440 MHz 95 dB Logarithmic Amplifier
 
 


: 点此下载
  浏览型号AD8310ARM-REEL7的Datasheet PDF文件第4页
4
浏览型号AD8310ARM-REEL7的Datasheet PDF文件第5页
5
浏览型号AD8310ARM-REEL7的Datasheet PDF文件第6页
6
浏览型号AD8310ARM-REEL7的Datasheet PDF文件第7页
7

8
浏览型号AD8310ARM-REEL7的Datasheet PDF文件第9页
9
浏览型号AD8310ARM-REEL7的Datasheet PDF文件第10页
10
浏览型号AD8310ARM-REEL7的Datasheet PDF文件第11页
11
浏览型号AD8310ARM-REEL7的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD8310
–8–
rev. 一个
因此 改变 这 intercept. 为 一个 50
有反应的 相一致, 这 电压
增益 是 关于 4.8 和 这 全部的 动态 范围 moves 向下
用 13.6 db. finally, 便条 那 这 有效的 在tercept 是 函数 的
波形. 为 例子, 一个 正方形的-波 输入 将 读 6 db
高等级的 比 一个 sine 波 的 这 一样
振幅
, 和 一个 gaussian
噪音 输入 0.5 db 高等级的 比 一个 sine 波 的 这
一样
rms valu
e.
补偿 控制
在 一个 大而单一的 log 放大, 直接-连接 是 使用 在 这
stages 为 一些 reasons. 第一, 它 避免 这 需要 为 连接
电容, 这个 将 典型地 有 一个 碎片 范围 在 least 作 大
的 那 的 一个 基本 增益 cell, 因此 非常 增加 消逝 大小.
第二, 这 电容 值 predetermine 这 最低 频率
在 这个 这 log 放大 能 运作; 为 moderate 值, 这个 将
是 作 高 作 30 mhz, 限制的 这 应用 范围. 第三, 这
parasitic “back-plate” 电容 lowers 这 带宽 的 这
cell, 更远 限制的 这 scope 的 产品.
不管怎样, 这 非常 高 直流 增益 的 一个 直接-结合 amplifier
raises 一个 实际的 公布. 一个 补偿 电压 在 这 early stages 的
这 chain 是 indistinguishable 从 一个 “real” 信号. 如果 它 是 作
高 作, say, 400
µ
v, 它 将 是 18 db 大 比 这 smallest
交流 信号 (50
µ
v), 可能地 减少 这 动态 范围 用 这个
数量. 这个 问题 是 averted 用 使用 一个 global 反馈 path
类似的 fashion 至 这 直流 负的 反馈 应用 周围 一个
运算-放大. 这 高-频率 组件 的 这 反馈 信号
必须, 的 航线, 是 移除, 至 阻止 一个 减少 的 这 hf
增益 在 这 向前 path.
一个 在-碎片 filter 电容 的 33 pf 提供 sufficient 抑制
的 hf 反馈 至 准许 运作 在之上 1 mhz. (这 –3 db
要点 在 这 high-通过 回馈 是 在 2 mhz,但是 这 usable范围
extends 好 在下 这个 频率). 至 更远 更小的 这 频率
范围, 一个 外部 电容 将 是 增加 在 管脚 oflt. 为
例子, 300 pf lowers 它 用 一个 因素 的 ten; 运作 在 低
音频的 发生率 需要 一个 电容 的 关于 1
µ
f. 便条 那
这个 filter 有 非 效应 为 输入 水平 好 在之上 这 补偿volt-
age, 在哪里 这 频率 范围 将 扩展 向下 至 直流 (为
一个 信号 应用 直接地 至 这 输入 管脚). 这 直流 补偿 能
optionally 是nulled 用 调整 这 电压 在 这
oflt 管脚
(看 产品).
产品 overview
这 ad8310 comprises 六 主要的 amplifier/limiter stages. 这些
六 cells, 和 它们的 和 有关联的 g
m
-styled 全部-波 detectors,
handle 这 更小的 二-thirds 的 这 动态 范围. 三 “top-end”
detectors, 放置 在 14.3 db taps 在 一个 被动的 attenuator, handle
提供 一个 低-噪音 谱的-密度 (1.28 nv/
Hz
). 偏置 为
这些 cells 是 提供 用 二 references: 一个 确定 它们的 增益;
这 其它 是 一个 bandgap 电路 那 确定 这 logarithmic
斜度,和 stabilizes 它 相反 供应 和 温度变化.
这 ad8310 将 是 使能/无能 用 一个 cmos-兼容
水平的 在 enbl (管脚 7).
这 差别的 电流-模式 输出 的 这 nine detectors 是
summed 和 然后 转变 至 单独的-sided 表格, nominally scaled
2
µ
一个/db. 这 输出 电压 是 开发 用 应用 这个 电流
至 3 k
加载 电阻, followed 用 一个 高-速 增益-的-四
缓存区 amplifier, 结果 在 一个 logarithmic 斜度 的 24 mv/db
(i.e., 480 mv/decade) 在 vout
(管脚 4). 这 unbuffered电压
能 是 accessed 在 bfin
(管脚 6), 准许 确实 函数的
modifications, 包含 这 增加 的 一个 外部 邮递-
demodulation filter 电容, 和 这 改变 或者 调整
的 斜度 和 intercept.
+
VPOS
INHI
INLO
COMM
3
8mA
1.0k
bandgap 涉及
和 偏置
六 14.3db 900mhz
放大器 stages
nine 探测器 cells
排列 14.3db
输入-补偿
补偿 循环
2
2
一个
/db
MIRROR
3k
3k
1k
COMM
COMM
COMM
ENBL
BFIN
VOUT
OFLT
使能
缓存区
输入
输出
补偿
过滤
AD8310
供应
+INPUT
–INPUT
一般
33pF
图示 20. 主要的 特性 的 ad8310
这 last 增益 平台 也 包含 一个 补偿-感觉到 cell. 这个
发生 一个 bipolarity 输出 电流 应当 这 主要的 信号
path 展览 一个 imbalance 预定的 至 accumulated 直流 补偿. 这个
电流 是 整体的 用 一个 在-碎片 电容, 这个 将 是
增加 在 值 用 一个 止-碎片 组件, 在 oflt (管脚
3). 这
的 这 first 平台. 自从 它 做 不 包含 这 信号 输入 con-
nections, 谁的 交流 连接 电容 否则 introduce 一个
第二 柱子 在 这 feedback path, 这 稳固 的这 补偿
纠正 循环 是 使确信.
这 ad8310 是 建造
在 一个 先进的 dielectrically-分开的
complementary 双极 处理.
在 这 下列的 接口
图解, 电阻器 denoted 和 一个 uppercase “r” 是 薄的-film
电阻器 having 一个 低 温度-coefficient 的 阻抗
(tcr)和 高 线性 下面 大-信号 情况. 它们的
绝对 容忍 将 典型地 是 在里面
±
20%. similarly,
电容 denoted 使用 一个 uppercase “c,” 有 一个 典型
容忍 的
±
15% 和 essentially 零 温度 或者 电压
敏锐的. 大多数 接口 有 额外的 小 接合面
capacitances 有关联的 和 它们, 预定的 至 起作用的 设备 或者 静电释放
保护;这些 将 是 neither 精确 也不 稳固的. 组件
numbering 在各自 的 这些 接口 图解 是 local.
使能 接口
这 碎片-使能 接口 是 显示 在 图示 21. 这 电流
在 这 二极管-连接 晶体管 控制 这 转变-在 和 转变-
止 states 的 这 带宽-间隙 涉及 和 这 偏差 发生器, 和
是 一个 最大 的 100
µ
一个 当 enbl 是 带去 至 5 v, 下面
worst-情况 情况. 为 电压 在下 1 v, 这 ad8310 将
是 无能, 和 consume 一个 睡眠 电流 的 下面 1
µ
一个; 系 至
这 供应, 或者 一个 电压 在之上 2 v, 它 将 是 全部地 使能. 这
内部的 偏差 电路系统 是 非常 快 (典型地 <100 ns 为 也
止 或者 在). 在 实践, 不管怎样, 这 latency 时期 在之前 这
ited 用 factors 联系 至 这 使用 的 交流-连接 在 这 输入 或者
这 安排好 的 这 补偿-控制 循环 (看 下列的 sections).
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com