5/12
stv8162 - stv8162d 电路 描述
3 电路 描述
这 stv8162 和 stv8162d 是 triple-电压 regulators 和 重置 和 使不能运转 功能.
这 三 规章制度 部分 是 有提供的 从 一个 单独的 电压 涉及 电路 修整 用 齐纳
zapping 在 ews 测试. 自从 这 供应 电压 的 这个 电压 涉及 是 连接 至 管脚
input1 (v
IN1
), 这 第二 和 第三 regulators 将 不 工作 如果 管脚 input1 是 不 有提供的.
这 输出 stages 是 设计 使用 一个 darlington配置 和 一个 典型 落后 电压 的
1.0 v.
重要的: 在 所有 产品, 所有 三 输入 必须 是 polarized. 如果 输出 2 或者 3 是 不 使用, 这
相应的 输入 必须 是 连接 至 输入 1.
这 使不能运转 电路 将 转变止 管脚 output2 和 output3 如果 一个 电压 较少 比 0.8 v 是
应用 至 管脚 使不能运转
.
这 重置 电路 checks 这 电压 在 管脚 output1. 如果 这个 电压 drops 在下 v
OUT1
-0.25 V
(4.75 v 典型值.), 这 "一个" 比较器 (图示 3) 迅速 discharges 这 外部 电容 (ce) 和 这
重置 输出 立即 switches 至 低. 当 这 电压 在 管脚 output1 超过
V
OUT1
-0.175 v (4.825 v 典型值.), 这 v
Ce
电压 增加 成直线地 至 这 涉及 电压 (v
REF
=
2.5 v) 相应的 至 一个 重置 脉冲波 延迟 (t
RD
) 作 显示 在图示 4.
afterwards, 这 重置 输出 returns 至 高. 至 避免 glitches 在 这 重置 输出, 这 第二
比较器 "b" 有 一个 大 hysteresis (1.9 v).
t
RD
C
e
2.5V
10
一个
--------------------------
=