8
fn4837.3
12月 27, 2004
equally 大 amounts 的 noise. 这 核心的 小 信号
组件 是 那些 连接 至 敏感的 nodes 或者
那些 供应 核心的 绕过 电流.
这 电源 组件 和 这 控制 ic 应当 是
放置 第一. locate 这 输入 电容, 特别 这 高-
频率 陶瓷的 解耦 电容, 关闭 至 这 电源
switches. locate 这 输出 inductor 和 输出 电容
在 这 mosfets 和这 加载. locate 这 pwm
控制 关闭 至 这 mosfets.
这 核心的 小 信号 组件 包含 这 绕过
电容 为 vcc 和 这 反馈 电阻器
. locate 这些
组件 关闭 至 它们的 connecting 管脚 在 这 控制 ic.
一个 multi-layer 打印 circuit 板 是 推荐. 图示
5 显示 这 连接 的 这 核心的 组件 在 这
转换器. 便条 那 这 电容 c
在
和 c
输出
各自
代表 numerous 物理的 电容. dedicate 一个
固体的 layer 为 一个 地面 平面 和 制造 所有 核心的
组件 地面 连接和 vias 至 这个 layer.
dedicate 另一 固体的 layer 作 一个 电源 平面 和 破裂
这个 平面 在 小 islands 的 一般 电压 水平.
这 电源 平面 应当 支持 这 输入 电源 和
输出 电源 nodes. 使用 铜 filled polygons 在 这 顶
和 bottom 电路 layers 为 这 阶段 nodes, 但是 做 不
unnecessarily oversize 这些 particular islands. 自从 这
阶段 nodes 是 subjected 至 非常 高 dv/dt 电压,
这 偏离 电容 formed between 这些 islands 和 这
surrounding 电路系统 将 tend 至 couple 切换 噪音.
使用 这 remaining 打印 电路 layers 为 小 信号
线路. 这 线路 查出 从 这 控制 ic 至 这
场效应晶体管 门 和 源 应当 是 sized 至 carry 2a 顶峰
电流.
pwm 控制 反馈 补偿
这 pwm 控制 使用 电压-模式 控制 为 输出
规章制度. 这个 部分 最好的部分 这 设计 仔细考虑
为 一个 pwm 电压-模式 控制. 应用 这 方法 和
仔细考虑 仅有的 至 这 pwm 控制.
图示 6 最好的部分 这 电压-模式 控制 循环 为 一个
同步的-调整的 buck 转换器. 这 输出 电压
(v
输出
) 是 管制 至 这 reference 电压 水平的, 0.8v. 这
错误 放大器 (错误 放大) 输出 (v
e/一个
) 是 对照的 和
这 振荡器 (osc) triangular 波 至 提供 一个 脉冲波-宽度
modulated (pwm) 波 和 一个 振幅 的 v
在
在 这
阶段 node. 这 pwm 波 是平滑的 用 这 输出
过滤 (l
O
和 c
O
).
这 modulator 转移 函数 是 这 小-信号 转移
函数 的 v
输出
/v
e/一个
. 这个 函数 是 dominated 用 一个 直流
增益, 给 用 v
在
/v
OSC
, 和 shaped 用 这 输出 过滤,
和 一个 翻倍 柱子 破裂 频率 在 f
LC
和 一个 零 在
F
等效串联电阻
.
图示 5. 打印 电路 板 电源 平面 和
ISLANDS
V
OUT1
Q1
Q2
Q3
Q4
+12V
C
VCC
通过 连接 至 地面 平面
island 在 电源 平面 layer
island 在 电路 或者 电源 平面 layer
L
输出
C
OUT1
CR1
HIP6521
C
在
C
OUT2
V
OUT2
V
OUT3
+5V
在
PGND
LGATE
UGATE
阶段
DRIVE3
关键
地VCC
DRIVE2
OCSET
R
OCSET
C
OCSET
加载
V
OUT4
DRIVE4
+3.3v
在
L
在
Q5
C
OUT3
C
OUT4
加载
加载
加载
+
+
+
+
+
图示 6. 电压-模式 buck 转换器
补偿 设计
V
输出
OSC
0.8v
L
O
C
O
等效串联电阻
V
在
∆
V
OSC
错误
放大
PWM
DRIVER1
(parasitic)
Z
FB
+
-
0.8v
R
S1
R3
R2
C3
C2
C1
竞赛
V
输出
FB
Z
FB
HIP6521
Z
在
竞赛
驱动器
详细地 补偿 组件
阶段
V
e/一个
+
-
Z
在
R
P1
同步
+
+
HIP6521