数据 薄板 s16265ej4v0ds
8
µ
PD720101
1. 管脚 信息
(1/2)
管脚 名字 i/o 缓存区 类型 起作用的
水平的
函数
ad (31 : 0) i/o 5 v pci i/o pci “ad [31 : 0]” 信号
cbe (3 : 0)0 i/o 5 v pci i/o pci “c/是 [3 : 0]” 信号
PAR i/o 5 v pci i/o pci “par” 信号
FRAME0 i/o 5 v pci i/o pci “frame#” 信号
IRDY0 i/o 5 v pci i/o pci “irdy#” 信号
TRDY0 i/o 5 v pci i/o pci “trdy#” 信号
STOP0 i/o 5 v pci i/o pci “stop#” 信号
IDSEL I 5 v pci 输入 pci “idsel” 信号
DEVSEL0 i/o 5 v pci i/o pci “devsel#” 信号
REQ0 O 5 v pci 输出 pci “req#” 信号
GNT0 I 5 v pci 输入 pci “gnt#” 信号
PERR0 i/o 5 v pci i/o pci “perr#” 信号
SERR0 O 5 v pci n-ch 打开 流 pci “serr#” 信号
INTA0 O 5 v pci n-ch 打开 流 低 pci “inta#” 信号
INTB0 O 5 v pci n-ch 打开 流 低 pci “intb#” 信号
INTC0 O 5 v pci n-ch 打开 流 低 pci “intc#” 信号
PCLK I 5 v pci 输入 pci “clk” 信号
VBBRST0 I 5 v tolerant 输入 低 硬件 重置 为 碎片
CRUN0 i/o 5 v pci i/o pci “clkrun#” 信号
PME0 O 5 v pci n-ch 打开 流 低 pci “pme#” 信号
VCCRST0 I 5 v tolerant 输入 低 重置 为 电源 管理
SMI0 O 5 v tolerant n-ch 打开 流 低 系统 管理 中断 输出
xt1/sclk I 输入 系统 时钟 输入 或者 振荡器 在
xt2 o 输出 振荡器 输出
dp (5 : 1) i/o usb 高 速 d
+
i/o usb 高 速 d
+
信号
dm (5 : 1) i/o usb 高 速 d
−
i/o usb 高 速 d
−
信号
rsdp (5 : 1) O usb 全部 速 d
+
输出 usb 全部 速 d
+
信号
rsdm (5 : 1) O usb 全部 速 d
−
输出 usb 全部 速 d
−
信号
oci (5 : 1) i (i/o) 输入 低 usb root hub 端口’s overcurrent 状态 输入
ppon (5 : 1) o (i/o) 输出 高 usb root hub 端口’s 电源 供应 控制 输出
LEGC i (i/o) 输入 高 legacy 支持 转变
SRCLK O 输出 串行 只读存储器 时钟 输出
SRDTA i/o i/o 串行 只读存储器 数据
SRMOD I 输入 和 50 k
Ω
拉 向下 r 高 串行 只读存储器 输入 使能
rref 一个 相似物 涉及 电阻
NTEST1 I 输入 和 12 k
Ω
拉 向下 r 高 测试 管脚