首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1131560
 
资料名称:AD5360
 
文件大小: 907K
   
说明
 
介绍:
16-Channel, 16/14-Bit,Serial Input, Voltage-Output DAC
 
 


: 点此下载
  浏览型号AD5360的Datasheet PDF文件第5页
5
浏览型号AD5360的Datasheet PDF文件第6页
6
浏览型号AD5360的Datasheet PDF文件第7页
7
浏览型号AD5360的Datasheet PDF文件第8页
8

9
浏览型号AD5360的Datasheet PDF文件第10页
10
浏览型号AD5360的Datasheet PDF文件第11页
11
浏览型号AD5360的Datasheet PDF文件第12页
12
浏览型号AD5360的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
初步的 技术的 数据 ad5360/ad5361
rev. pr c | 页 9 的 24
管脚 配置 和 function 描述
1
2
3
4
5
6
7
8
9
10
11
12
13
14
1
5
1
6
1
7
1
8
1
9
2
0
2
1
2
2
2
3
2
4
2
5
2
6
2
7
2
8
42
41
40
39
38
37
36
35
34
33
32
31
30
29
5
6
5
5
5
4
5
3
5
2
5
1
5
0
4
9
4
8
4
7
4
6
4
5
4
4
4
3
重置
bin/2scomp
BUSY
GPIO
mon_输出
mon_in0
NC
NC
NC
NC
NC
VDD
VSS
VREF0
NC = 连接
管脚 1
指示信号
ad5360/
AD5361
视图
(不 规模)
N
C
N
C
V
O
U
T
8
V
O
U
T
9
V
O
U
T
1
0
V
O
U
T
1
1
S
I
G
G
N
D
1
V
O
U
T
1
2
V
O
U
T
1
3
V
O
U
T
1
4
V
O
U
T
1
5
N
C
N
C
N
C
VOUT5
VOUT4
SIGGND0
VOUT3
VOUT2
VOUT1
VOUT0
温度_输出
mon_in1
VREF1
NC
NC
VSS
VDD
C
L
R
L
D
一个
C
一个
G
N
D
D
G
N
D
D
V
C
C
S
D
O
P
E
C
S
D
I
S
C
L
K
S
Y
N
C
D
V
C
C
D
G
N
D
V
O
U
T
7
V
O
U
T
6
39
38
37
36
35
34
33
32
31
30
29
28
27
NC = 连接
管脚 1
指示信号
ad5360/
AD5361
VIEW
(不 规模)
1
2
3
4
5
6
7
8
9
10
11
12
13
52 51 50 49 48 47 46 45 43 42 41 4044
LDAC
CLR
重置
bin/2scomp
BUSY
GPIO
mon_输出
mon_in0
NC
NC
VDD
VSS
VREF0
N
C
V
O
U
T
8
V
O
U
T
9
V
O
U
T
1
0
V
O
U
T
1
1
S
I
G
G
N
D
1
V
O
U
T
1
2
V
O
U
T
1
3
V
O
U
T
1
4
V
O
U
T
1
5
N
C
N
C
N
C
VOUT4
SIGGND0
VOUT3
VOUT2
VOUT1
VOUT0
温度_输出
mon_in1
VREF1
NC
VSS
VDD
NC
一个
G
N
D
D
G
N
D
D
V
C
C
S
D
O
P
E
C
S
D
I
S
C
L
K
S
Y
N
C
D
V
C
C
D
G
N
D
V
O
U
T
7
V
O
U
T
6
V
O
U
T
5
图示 6. 56 含铅的 lfcsp 管脚 配置 图示 7. 52 含铅的 lqfp 管脚 配置
表格 5. 管脚 函数 描述
管脚 名字 函数
DV
CC
逻辑 电源 供应; 2.3 v 至 5.5 v. 这些 管脚 应当 是 de结合 和 0.1 µf 陶瓷的 capacitors 和 10 µf 电容.
V
SS
负的 相似物 电源 供应; −11.4 v 至−16.5 v 为 指定 效能. 这些管脚 应当 是 decoupled 和 0.1 µf
陶瓷的 电容 和 10 µf 电容.
V
DD
积极的 相似物 电源 供应; +11.4 v 至+16.5 v 为 指定 效能. 这些 管脚 应当 是 decoupled 和 0.1 µf
陶瓷的 电容 和 10 µf 电容.
AGND 地面 为 所有 相似物 电路系统. 所有 agnd管脚 应当 是 连接 至 这 agnd 平面.
DGND 地面 为 所有 数字的 电路系统. 所有 dgnd pins 应当 是 连接 至 这 dgnd 平面.
SIGGND0 涉及 地面 为 dacs 0 至 7. vout0 至 vout7 是 关联 至 这个 电压.
SIGGND1 涉及 地面 为 dacs 8 至 15. vout8 至 vout15 是 关联 至 这个 电压.
V
REF
0 涉及 输入 为 dacs 0 至 7.这个 电压 是 涉及 至 agnd.
V
REF
1 涉及 输入 为 dacs 8 至 15.这个 电压 是 涉及 至 agnd.
vout0 至
VOUT15
dac 输出. 缓冲 相似物 outputs 为 各自 的 这 16 dac 途径. 各自 一个alog 输出 是 有能力的 驱动 一个 输出
加载 的 10 kΩ 至 地面. 典型 输出阻抗 的 这些 放大器 是 0.5 Ω.
同步 起作用的 低 或者 同步输入 为 spi 接口. 这个 是这 框架 同步 信号 为 这 spi 串行 接口. 看 spi
定时 图解 和 描述 为 更多 详细信息.
SCLK 串行 时钟 输入 为 spi 接口. 看 spi定时 图解 和 描述 为 更多 详细信息.
SDI 串行 数据 输入 为 spi 接口. 看 spi定时 图解 和 描述 为 更多 详细信息.
SDO 串行 数据 输出 为 spi 接口. 看 spi timing 图解 和 描述 为 更多 详细信息.
LDAC
加载 dac 逻辑 输入 (起作用的 低). 看 这
BUSY
LDAC
功能 部分 为 更多 信息.
BUSY
数字的 输入/打开-流 输出. 看 这
BUSY
LDAC
功能 部分 为 更多 信息
重置
异步的 数字的 重置 输入
CLR
异步的 clear 输入 (水平的 sensitive, 起作用的 低). 看 这 clear 函数 部分 为 更多 信息
PEC
小包装板盒 错误 审查 输出. 这个 是一个 打开-流 输出 和 一个 50 k
pullup, 那 变得 低 如果 这 小包装板盒 错误 审查 失败.
温度_输出
提供 一个 输出 电压 均衡的 至碎片 温度. 这个 是 典型地 1.5 v 在 25 c 和 一个 输出 变化 的 5
mv/c.
mon_输出 相似物 多路调制器 输出. 任何 dac 输出 或者 这 mon_in0 或者 这 mon_in1输入 能 是 切换 至 这个 输出.
mon_in0,
mon_in1
相似物 多路调制器 输入, 这个 能 是 切换 至 mon_输出.
GPIO
数字的 i/o 管脚. 这个 管脚 能 是 配置 作 一个 输入 或者 输出 那 能 是 读 或者 编写程序 高 或者 低 通过 这 串行
接口. 当 配置 作 一个 输入 它 有 一个 弱 pulldown.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com