微处理器 重置
这 重置 管脚 是 asserted whenever v
CC
falls 在下
这 重置 门槛 电压 或者 如果 mr (手工的 重置) 是
强迫 低. 这 重置 管脚 仍然是 asserted 为 一个 时期
的 240ms 之后 v
CC
有 risen 在之上 这 重置 门槛
电压 或者 mr 有 returned 高. 这 重置 函数
确保 这 微处理器 是 合适的 重置 和 powers
向上 在 一个 知道 情况 之后 一个 电源 失败. 重置
将 仍然是 有效的 和 v
CC
作 低 作 1.4v.
V
CC
过往旅客
这 mic811/mic812 是 相当地 不受影响 至 负的-
going v
CC
glitches 在下 这 重置 门槛. 典型地,
一个 负的-going 瞬时 125mv 在下 这 重置
门槛 和 一个 持续时间 的 50
µ
s (25
µ
s 为
mic81_r/s/t) 或者 较少 将 不 导致 一个 unwanted 重置.
接合 至 双向的 重置 管脚
这 mic811/mic812 能 接口 和
µ
ps 和
双向的 重置 管脚 用 连接 一个 4.7k
Ω
电阻 在
序列 和 这 mic811/mic812 输出 和 这
µ
P 重置
管脚.
重置 有效的 至 0v
一个 电阻 能 是 增加 从 这 重置 管脚 至 地面
至 确保 这 重置 输出 仍然是 低 和 v
CC
向下 至 0v. 一个 100K
Ω
电阻 连接 从 重置
至 地面 是 推荐. 这 大小 的 这 电阻
应当 是 大 足够的 至 不 加载 这 重置 输出
和 小 足够的 至 拉-向下 任何 偏离 泄漏
电流.
电路 描述
图示 2. 重置 定时 图解
图示 3. 重置 有效的 至 v
CC
= 0v.
V
CC
MR
重置
t1t1
V
thr
mic811/mic812 微处理器 重置 电路
5
V
CC
重置
µP
重置
V
CC
MIC811
V
CC
100K