3–4 核心 版本 一个.b.c 能变的 altera 公司
最大值 ii 设备 handbook, 容积 1 六月 2004
在 系统 programmability
一般-目的 flash loader
这 jtag 翻译 能力 至 interface jtag 至 非-jtag 设备 是 完美的
为 一般-目的 flash 记忆 devices (此类 作 intel 或者 fujitsu 为基础
设备) 那 需要 程序编制 在 在-电路 测试. 这 flash
memorydevicescan be 使用 为FPG一个 c在figuration or 是 部分 的system
记忆. 在 许多 具体情况, 这 最大值 ii 设备 是 already 连接 至 这些
设备 作 这 配置 控制逻辑 在 这 fpga 和 这 flash
设备. 不像 isp-有能力 cpld 设备, 大(量) flash 设备 做 不 有
jtag tap 管脚 或者 connections. 为 小 flash devices, 它 是 一般 至
使用 这 串行 jtag scan chain 的 一个 连接 设备 至 程序 这 非-
jtag flash 设备. 这个 是 慢 和 inefficient 在 大多数 具体情况 和
impractical 为 大 并行的 flash 设备. 使用 这 最大值 ii 设备的
jtag 翻译 作 一个 一般-purpose flash loader 至 程序 和 核实
flash 内容 提供 一个 快 和 费用-有效的 意思 的 在-电路
程序编制 在 测试.图示 3–1显示 最大值 ii 正在 使用 作 一个
一般-目的 flash loader.
图示 3–1. 最大值 ii jtag translator 作 一般-目的 flash loader
注释 至图示 3–1:
(1) 这个 块 是 执行 在 les.
(2) 这个 函数 将 是 supported 在 一个future 版本 的 这 quartus ii 软件.
在 系统
Programmability
最大值 ii 设备 能 是 编写程序 在-系统 通过 这 工业 标准
4-管脚 ieee 标准. 1149.1 (jtag) interface. 在 系统 programmability (isp)
提供 快, 效率高的 iterations 在 设计 开发 和
一般-
目的
flash loader
逻辑
Flash
记忆 设备
最大值 ii 设备
dq[7..0]
ry/用
a[20..0]
OE
我们
CE
dq[7..0]
ry/用
a[20..0]
OE
我们
CE
TDI
TMS
TCK
tdi_u
tdo_u
tms_u
tck_u
变换_u
clkdr_u
更新_u
runidle_u
user1_u
TDO
(1), (2)