2000 8月 15 2
飞利浦 半导体 产品 规格
8-位 串行-在/并行的-输出 变换 寄存器 74ahc164; 74ahct164
特性
•
静电释放 保护:
HBM eia/jesd22-a114-一个 超过 2000 V
MM eia/jesd22-a115-一个 超过 200 V
CDM eia/jesd22-c101 超过 1000 V
•
保持平衡 传播 延迟
•
所有 输入 有 施密特-触发 actions
•
输入 接受 电压 高等级的 比 v
CC
•
为 ahc 仅有的: 运作 和 cmos 输入 水平
•
为 ahct 仅有的: 运作 和 ttl 输入 水平
•
指定 从
−
40 至 +85
°
c 和 从
−
40 至 +125
°
c.
描述
这 74ahc/ahct164 变换 寄存器 是 高-速
硅-门 cmos 设备 和 是 管脚 兼容 和
低 电源 肖特基 ttl (lsttl). 它们 是 指定 在
遵从 和 电子元件工业联合会 标准 非. 7a.
这 74ahc/ahct164 输入 信号 是 8-位 串行
通过 一个 的 二 输入 (d
sa
或者 D
sb
); 也 输入 能 是
使用 作 一个 起作用的 高 使能 为 数据 entry 通过 这
其它 输入. 两个都 输入 必须 是 连接 一起 或者 一个
unused 输入 必须 是 系 高.
数据 shifts 一个 放置 至 这 正确的 在 各自 低-至-高
转变 的 这 时钟 (cp) 输入 和 enters 在 Q
0
, 这个
是 一个 logical 和 的 这 二 数据 输入 (d
sa
, d
sb
) 那
existed 一个 设置-向上 时间 较早的 至 这 rising 时钟 边缘.
一个 低 水平的 在 这 主控 重置 (mr) 输入 overrides 所有
其它 输入 和 clears 这 寄存器 asynchronously,
forcing 所有 输出 低.
快 涉及 数据
地 = 0 v; t
amb
=25
°
c; t
r
=t
f
≤
3.0 ns.
注释
1. C
PD
是 使用 至 决定 这 动态 电源 消耗 (p
D
在
µ
w).
P
D
=C
PD
×
V
CC
2
×
f
i
+
∑
(c
L
×
V
CC
2
×
f
o
) 在哪里:
f
i
= 输入 频率 在 mhz;
f
o
= 输出 频率 在 mhz;
∑
(c
L
×
V
CC
2
×
f
o
) = 总 的 输出;
C
L
= 输出 加载 电容 在 pf;
V
CC
= 供应 电压 在 伏特.
2. 这 情况 是 v
I
= 地 至 V
CC
.
标识 参数 情况
典型
单位
AHC AHCT
t
PHL
/t
PLH
传播 延迟 C
L
= 15 pf; v
CC
=5V
CP 至 Q
n
4.5 3.4 ns
MR 至 Q
n
4.0 3.5 ns
C
I
输入 电容 V
I
=V
CC
或者 地 3 3 pF
f
最大值
最大 时钟 频率 C
L
= 15 pf; v
CC
= 5 V 175 175 MHz
C
PD
电源 消耗 电容 C
L
= 50 pf; f = 1 mhz; 注释 1 和 2 48 51 pF