gennum 公司
27360 - 2
13 的 55
GS1560A
66 CANC 同步的
和 pclk
输出 状态 信号 输出
信号 水平 是 lvcmos/lvttl 兼容.
使用 至 表明 这 存在 的 ancillary 数据 在 这 video stream.
hd 模式 (sd/hd
= 低)
这 canc 信号 将 是 高 当 这 设备 有 发现 vanc 或者
hanc 数据 在 这 chroma video stream 和 低 否则.
sd 模式 (sd/hd
= 低)
为 20-位 demultiplexed 数据 (20bit/10bit
= 高), 这 canc 信号 将
是 高 当 vanc 或者 hanc 数据 是 发现 在 这 chroma video
stream 和 低 否则.
为 10-位 多路复用 数据 (20bit/10bit
= 低), 这 canc 信号 将 是
高 当 vanc 或者 hanc 数据 是 发现 anywhere 在 这 数据 stream
和 低 否则.
67 fw_en/dis
非
同步的
输入 控制 信号 输入
信号 水平 是 lvcmos/lvttl 兼容.
使用 至 使能 或者 使不能运转 这 噪音 不受影响 flywheel 的 这 设备.
当 设置 高, 这 内部的 flywheel 是使能. 这个 flywheel 是 使用 在
这 extraction 和 一代 的 trs 德州仪器ming 信号, 在 自动 video
standards 发现, 和 在 手工的 转变 线条 锁 处理.
当 设置 低, 这 内部的 flywheel是 无能 和 trs 纠正 和
嵌入 是 无法得到.
69 PCLK - 输出 并行的 数据 总线 时钟
信号 水平 是 lvcmos/lvttl 兼容.
hd 20-位 模式 pclk = 74.25mhz 或者 74.25/1.001mhz
hd 10-位 模式 pclk = 148.5mhz 或者 148.5/1.001mhz
sd 20-位 模式 pclk = 13.5mhz
sd 10-位 模式 pclk = 27mhz
70 rc_byp
非
同步的
输入
/输出
控制 信号 输入 / 状态 信号 输出
信号 水平 是 lvcmos/lvttl 兼容.
这个 管脚 将 是 一个 输入 设置 用 这 应用 layer 在 从动装置 模式, 和 将
是 一个 输出 设置 用 这 设备 在 主控 模式.
主控 模式 (主控/从动装置
= 高)
这 rc_byp
信号 将 是 高 仅有的 当 这 设备 有 successfully
锁 至 一个 smpte 或者 dvb-asi 一致的输入 数据 stream. 在 这个 情况,
这 串行 数字的 循环-通过 输出将 是 一个 reclocked 版本 的 这
输入.
这 rc_byp
信号 将 是 低 whenever 这 输入 做 不 遵从 至 一个
smpte 或者 dvb-asi 一致的 数据 stream. 在 这个 情况, 这 串行 数字的
循环-通过 输出 将 是 一个 缓冲 版本 的 这 输入.
从动装置 模式 (主控/从动装置
= 低)
当 设置 高, 这 串行 数字的 输出将 是 一个 reclocked 版本 的 这
输入 信号 regardless 的 whether 这 设备 是 在 smpte, dvb-asi 或者
数据-通过 模式.
当 设置 低, 这 串行 数字的 输出将 是 一个 缓冲 版本 的 这
输入 信号 在 所有 模式.
1.2 管脚 描述 (持续)
管脚
号码 名字 定时 类型 描述