首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1132523
 
资料名称:MT46V16M16TG-6T
 
文件大小: 2534.18K
   
说明
 
介绍:
256Mb DDR SDRAM Component
 
 


: 点此下载
 
1
浏览型号MT46V16M16TG-6T的Datasheet PDF文件第2页
2
浏览型号MT46V16M16TG-6T的Datasheet PDF文件第3页
3
浏览型号MT46V16M16TG-6T的Datasheet PDF文件第4页
4
浏览型号MT46V16M16TG-6T的Datasheet PDF文件第5页
5
浏览型号MT46V16M16TG-6T的Datasheet PDF文件第6页
6
浏览型号MT46V16M16TG-6T的Datasheet PDF文件第7页
7
浏览型号MT46V16M16TG-6T的Datasheet PDF文件第8页
8
浏览型号MT46V16M16TG-6T的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
产品 和 规格 discussed 在此处 are 主题 至 改变 用 micron 没有 注意.
256mb: x4, x8, x16 ddr sdram
特性
pdf: 09005aef80768abb/源: 09005aef8076894f micron 技术, inc., reserves 这 正确的 至 改变 产品 或者 规格 没有 注意.
256mbddrx4x8x16_1.fm - rev. l 6/06 en
1
©2003 micron 技术, 公司 所有 权利 保留.
翻倍 数据 比率 (ddr) sdram
mt46v64m4 – 16 meg x 4 x 4 banks
mt46v16m16 – 4 meg x 16 x 4 banks
特性
•V
DD
= +2.5v ±0.2v, v
DD
q = +2.5v ±0.2v
•V
DD
= +2.6v ±0.1v, v
DD
q = +2.6v ±0.1v (ddr400)
双向的 数据 strobe (dqs) transmitted/
received 和 数据, i.e., 源-同步的 数据
俘获 (x16 有 二 – 一个 每 字节)
内部的, pipelined 做uble-数据-比率 (ddr)
architecture; 二 数据 accesses 每 时钟 循环
差别的 时钟 输入 (ck 和 ck#)
commands entered 在 各自 积极的 ck 边缘
dqs 边缘-排整齐 和 数据 为 读; 中心-
排整齐 和 数据 为 写
dll 至 排整齐 dq 和 dqs transitions 和 ck
四 内部的 banks 为 concurrent 运作
数据 掩饰 (dm) 为 masking 写 数据 (x16 有 二
– 一个 每 字节)
可编程序的 burst 长度: 2, 4, 或者 8
自动 refresh 和 自 refresh 模式
变长-含铅的 tsop 为 改进 可靠性 (ocpl)
2.5v i/o (sstl_2 兼容)
concurrent 自动 precharge 选项 supported
t
ras lockout supported (
t
rap =
t
rcd)
选项 标记
配置
64 meg x 4 (16 meg x 4 x 4 banks) 64M4
32 meg x 8 (8 meg x 8 x 4 banks) 32M8
16 meg x 16 (4 meg x 16 x 4 banks) 16M16
•plastic 包装 – ocpl
66-管脚 tsop TG
66-管脚 tsop (含铅的-自由) P
•plastic 包装
60-球 fbga (8mm x 14mm) FG
60-球 fbga (8mm x 14mm) 含铅的-自由 BG
定时 – 循环 时间
5ns @ cl = 3 (ddr400b) -5b
6ns @ cl = 2.5 (ddr333) fbga 仅有的 -6
6ns @ cl = 2.5 (ddr333)
tsop 仅有的 -6t
7.5ns @ cl = 2 (ddr266) -75e
7.5ns @ cl = 2 (ddr266a) -75z
7.5ns @ cl = 2.5 (ddr266b) -75
自 refresh
标准 毫无
低-电源 自 refresh L
•temperature 比率
商业的 (0
°
c 至 +70
°
c) 毫无
工业的 (–40
°
c 至 +85
°
c)
修订
x4, x8 :g
x16 :f
表格 1: 配置 寻址
64 meg x 4 32 meg x 8
16 meg x 16
配置
16 meg x 4 x 4 banks 8 meg x 8 x 4 banks 4 meg x 16 x 4 banks
refresh 计数
8K 8K 8K
行 寻址
8k (a0–a12) 8k (a0–a12) 8k (a0–a12)
bank 寻址
4 (ba0, ba1) 4 (ba0, ba1) 4 (ba0, ba1)
column 寻址
2k (a0–a9, a11) 1k (a0–a9) 512 (a0–a8)
表格 2: 关键 定时 参数
cl = cas (读) latency; 最小 时钟 比率 @ cl = 2(-75e, -75z), cl = 2.5 (-6, -6t, -75), 和 cl = 3 (-5b)
速 等级
时钟 比率
数据-输出
Window
进入
Window
dqs–dq skew
cl = 2 cl = 2.5 cl = 3
-5b 133 mhz 167 mhz 200 mhz 1.6ns ±0.70ns +0.40ns
-6 133 mhz 167 mhz n/一个 2.1ns ±0.70ns +0.40ns
6T 133 mhz 167 mhz n/一个 2.0ns ±0.70ns +0.45ns
-75e/-75z 133 mhz 133 mhz n/一个 2.5ns ±0.75ns +0.50ns
-75 100 mhz 133 mhz n/一个 2.5ns ±0.75ns +0.50ns
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com