首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1133554
 
资料名称:AD210
 
文件大小: 472.96K
   
说明
 
介绍:
 
 


: 点此下载
  浏览型号AD210的Datasheet PDF文件第1页
1
浏览型号AD210的Datasheet PDF文件第2页
2
浏览型号AD210的Datasheet PDF文件第3页
3

4
浏览型号AD210的Datasheet PDF文件第5页
5
浏览型号AD210的Datasheet PDF文件第6页
6
浏览型号AD210的Datasheet PDF文件第7页
7
浏览型号AD210的Datasheet PDF文件第8页
8
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
AD210
rev. 一个
–4–
低 一侧 的 这 信号 源. 这个 将 不 工作 如果 这 源 有
另一 电流 path 至 输入 一般 或者 如果 电流 flows 在 这
信号 源 lo 含铅的. 至 降低 cmr 降级, 保持 这
电阻 在 序列 和 这 输入 lo 在下 一个 few hundred ohms.
图示 5 也 显示 这 preferred 增益 调整 电路. 这
电路 显示 r
F
的 50 k
, 和 将 工作 为 增益 的 ten 或者
更好. 这 调整 变为 较少 有效的 在 更小的 增益
(它的 效应 是 halved 在 g = 2) 所以 那 这 pot 将 有 至 是 一个
大 fraction 的 这 总的 r
F
在 低 增益. 在 g = 1 (追随着)
这 增益 不能 是 调整 downward 没有 compromising
输入 阻抗; 它 是 更好的 至 调整 增益 在 这 信号 源
或者 之后 这 输出.
图示 6 显示 这 输入 调整 电路 为 使用 当 这
输入 放大器 是 配置 在 这 反相的 模式. 这 补偿
调整 nulls 这 电压 在 这 summing node. 这个 是 pref-
erable 至 电流 injection 因为 它 是 较少 影响 用 subse-
quent 增益 调整. 增益 调整 是 制造 在 这 反馈
和 将 工作 为 增益 从 1 v/v 至 100 v/v.
19
15
16
17
18
30
29
+V
OSS
AD210
+V
ISS
–V
ISS
+15V
2
3
4
–V
OSS
V
输出
V
SIG
14
200
47.5k
5k
100k
增益
补偿
50k
R
S
1
图示 6. adjustments 为 反相的 输入
图示 7 显示 如何 补偿 adjustments 能 是 制造 在 这 输出-
放, 用 offsetting 这 floating 输出 端口. 在 这个 电路,
±
15 V
将 是 有提供的 用 一个 独立的 源. 这 ad210’s 输出
放大器 是 fixed 在 统一体, 因此, 输出 增益 必须 是 制造
在 一个 subsequent 平台.
19
15
16
17
18
30
29
+V
OSS
AD210
+V
ISS
–V
ISS
+15V
2
3
4
–V
OSS
V
输出
14
200
1
0.1µf
100k
补偿
50k
+15V
–15V
图示 7. 输出-一侧 补偿 调整
PCB
布局 为 multichannel 产品:
这 唯一的
引脚 安置 降低 板 空间 constraints 为 multi-
频道 产品. 图示 8 显示 这 推荐 打印
电路 板 布局 为 一个 同相 输入 配置 和
增益.
R
F
R
G
R
F
R
G
R
F
R
G
电源
频道 输入
1
2
3
0.1"
GRID
频道 输出
1
2
3
图示 8. pcb 布局 为 multichannel 产品 和
增益
同步:
这 ad210 是 insensitive 至 这 时钟 的 一个
调整 单位, eliminating 这 需要 至 同步 这 clocks.
不管怎样, 在 rare instances 频道 至 频道 挑选-向上 将
出现 如果 输入 信号 线 是 bundled 一起. 如果 这个 发生,
shielded 输入 cables 是 推荐.
效能 特性
一般模式 拒绝:
图示 9 显示 这 一般-
模式 拒绝 的 这 ad210 相比 频率, 增益 和 输入
源 阻抗. 为 最大 一般模式 拒绝 的
unwanted 信号, 保持 这 输入 源 阻抗 低 和 小心-
全部地 lay 输出 这 输入, avoiding 过度的 偏离 电容 在
这 输入 terminals.
180
140
40
10 20 50 60 100 200 500 1k 2k 5k 10k
160
100
120
60
80
频率 – hz
R
LO
= 0
R
LO
= 500
R
LO
= 0
R
LO
= 10k
R
LO
= 10k
g = 100
g = 1
cmr – db
图示 9. 一般模式 拒绝 vs. 频率
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com