MC74HC595A
http://onsemi.com
5
函数 表格
输入 结果 函数
运作
重置
串行
输入
一个
变换
时钟
获得
时钟
输出
使能
变换
寄存器
内容
获得
寄存器
内容
串行
输出
SQ
H
并行的
输出
Q
一个
– q
H
重置 变换 寄存器 L X X l, h,
↓
L L U L U
变换 数据 在 变换
寄存器
H D
↑
l, h,
↓
L d sr
一个
;
SR
N
SR
N+1
U SR
G
SR
H
U
变换 寄存器 仍然是
不变
H X l, h,
↓
l, h,
↓
L U U U U
转移 变换 寄存器
内容 至 获得
寄存器
H X l, h,
↓ ↑
L U SR
N
LR
N
U SR
N
获得 寄存器 仍然是
不变
X X X l, h,
↓
L * U * U
使能 并行的 输出 X X X X L * ** * 使能
强迫 输出 在 高
阻抗 状态
X X X X H * ** * Z
sr = 变换 寄存器 内容 d = 数据 (l, h) 逻辑 水平的
↑
= low–to–high * = 取决于 在 重置 和 变换 时钟 输入
lr = 获得 寄存器 内容 u = 仍然是 不变
↓
= high–to–low ** = 取决于 在 获得 时钟 输入
管脚 描述
输入
一个 (管脚 14)
串行 数据 输入. 这 数据 在 这个 管脚 是 shifted 在 这
8–bit 串行 变换 寄存器.
控制 输入
变换 时钟 (管脚 11)
变换 寄存器 时钟 输入. 一个 low– to–high 转变 在
这个 输入 导致 这 数据 在 这 串行 输入 管脚 至 是 shifted
在 这 8–bit 变换 寄存器.
重置 (管脚 10)
active–low, 异步的, 变换 寄存器 重置 输入. 一个
低 在 这个 管脚 resets 这 变换 寄存器 portion 的 这个 设备
仅有的. 这 8–bit 获得 是 不 影响.
获得 时钟 (管脚 12)
存储 获得 时钟 输入. 一个 low–to–high 转变 在
这个 输入 latches 这 变换 寄存器 数据.
输出 使能 (管脚 13)
active–low 输出 使能. 一个 低 在 这个 输入 准许 这
数据 从 这 latches 至 是 提交 在 这 输出. 一个 高
在 这个 输入 forces 这 输出 (q
一个
–Q
H
) 在 这
high–impedance 状态. 这 串行 输出 是 不 影响 用
这个 控制 单位.
输出
Q
一个
– q
H
(管脚 15, 1, 2, 3, 4, 5, 6, 7)
noninverted, 3–state, 获得 输出.
SQ
H
(管脚 9)
noninverted, 串行 数据 输出. 这个 是 这 输出 的 这
eighth 平台 的 这 8–bit 变换 寄存器. 这个 输出 做 不
有 three–state 能力.
powered 用 icminer.com 电子的-库 维护 版权 2003