rev. b
–4–
ad5200/ad5201–specifications
电的 特性
参数 标识 情况 最小值 典型值
1
最大值 单位
接口 定时 特性 (应用 至 所有 部分 [notes 2, 3])
输入 时钟 pulsewidth t
CH
, t
CL
时钟 水平的 高 或者 低 20 ns
数据 建制 时间 t
DS
5ns
数据 支撑 时间 t
DH
5ns
CS
建制 时间 t
CSS
15 ns
CS
高 pulsewidth t
CSW
40 ns
clk 下降 至
CS
下降 支撑 时间 t
CSH0
0ns
clk 下降 至
CS
上升 支撑 时间 t
CSH1
0ns
CS
上升 至 时钟 上升 建制 t
CS1
10 ns
注释
1
typicals 代表 平均 readings 在 25
°
c 和 v
DD
= 5 v, v
SS
= 0 v.
2
有保证的 用 设计 和 不 主题 至 生产 测试.
3
看 定时 图解 为 location 的 量过的 值. 所有 输入 控制 电压 是 指定 和 t
R
= t
F
= 2 ns (10% 至 90% 的 3 v) 和 安排时间 从 一个 电压 水平的 的
1.5 v. 切换 特性 是 量过的 使用 v
逻辑
= 5 v.
规格 主题 至 改变 没有 注意.
(v
DD
= 5 V
10%, 或者 3 V
10%, v
SS
= 0 v, v
一个
= +v
DD
, v
B
= 0 v, –40
c < t
一个
< +85
C
除非 否则 指出.)
D7 D6 D5 D4 D3 D2 D1 D0
0
1
SDI
0
1
CLK
0
1
VOUT
0
1
CS
dac 寄存器 加载
图示 1a. ad5200 定时 图解
0
1
SDI D5D4D3D2D1D0
0
1
CLK
0
1
CS
dac 寄存器 加载
0
1
VOUT
图示 1b. ad5201 定时 图解
Dx Dx
0
1
0
1
0
1
0
V
DD
SDI
(数据 在)
CLK
CS
VOUT
t
CH
t
DS
t
DH
t
CS1
t
CSW
t
S
t
CL
t
CSH0
t
CSS
1LSB
t
CSH1
图示 1c. detail 定时 图解