ad5204/ad5206
–5–
rev. 0
ad5204 管脚 函数 描述
管脚
非. 名字 描述
1, 2,
12 NC 不 连接.
3 地 地面.
4
CS
碎片 选择 输入, 起作用的 低. 当
CS
returns高, 数据 在 这 串行 输入 寄存器
是 解码 为基础 在 这 地址 位 和
承载 在 这 目标 rdac 获得.
5
PR
起作用的 低 preset 至 midscale; sets rdac
寄存器 至 80h.
6V
DD
积极的 电源 供应, 指定 为
运作 在 两个都 +3 v 或者 +5 v. (总 的
|V
DD
| + |v
SS
| <5.5 v.)
7
SHDN
起作用的 低 输入. 终端 一个 打开-电路.
关闭 控制 能变的 电阻器 #1
通过 #4.
8 SDI 串行 数据 输入. msb 第一.
9 CLK 串行 时钟 输入, 积极的 边缘 triggered.
10 SDO 串行 数据 输出, 打开 流 晶体管
需要 拉-向上 电阻.
11 V
SS
负的 电源 供应, 指定 为
运作 在 两个都 0 v 或者 –2.7 v. (总 的
|V
DD
| + |v
SS
| <5.5 v.)
13 B3 b 终端 rdac #3.
14 W3 wiper rdac #3, 地址 = 010
2
.
15 A3 一个 终端 rdac #3.
16 B1 b 终端 rdac #1.
17 W1 wiper rdac #1, 地址 = 000
2
.
18 A1 一个 终端 rdac #1.
19 A2 一个 终端 rdac #2.
20 W2 wiper rdac #2, 地址 = 001
2
.
21 B2 b 终端 rdac #2.
22 A4 一个 终端 rdac #4.
23 W4 wiper rdac #4, 地址 = 011
2
.
24 B4 b 终端 rdac #4.
ad5206 管脚 函数 描述
管脚
非. 名字 描述
1 A6 一个 终端 rdac #6.
2 W6 wiper rdac #6, 地址 = 101
2
.
3 B6 b 终端 rdac #6.
4 地 地面.
5
CS
碎片 选择 输入, 起作用的 低. 当
CS
returns高, 数据 在这 串行 输入 寄存器
是 解码 为基础 在 这 地址 位 和
承载 在 这 目标 rdac 获得.
6V
DD
积极的 电源 供应, 指定 为
运作 在 两个都 +3 v 或者 +5 v. (总 的
|V
DD
| + |v
SS
| <5.5 v.)
7 SDI 串行 数据 输入. msb 第一.
8 CLK 串行 时钟 输入, 积极的 边缘 triggered.
9V
SS
负的 电源 供应, 指定 为
运作 在 两个都 0 v 或者 –2.7 v. (总 的
|V
DD
| + |v
SS
| <5.5 v.)
10 B5 b 终端 rdac #5.
11 W5 wiper rdac #5, 地址 = 100
2
.
12 A5 一个 终端 rdac #5.
13 B3 b 终端 rdac #3.
14 W3 wiper rdac #3, 地址 = 010
2
.
15 A3 一个 终端 rdac #3.
16 B1 b 终端 rdac #1.
17 W1 wiper rdac #1, 地址 = 000
2
.
18 A1 一个 终端 rdac #1.
19 A2 一个 终端 rdac #2.
20 W2 wiper rdac #2, 地址 = 001
2
.
21 B2 b 终端 rdac #2.
22 A4 一个 终端 rdac #4.
23 W4 wiper rdac #4, 地址 = 011
2
.
24 B4 b 终端 rdac #4.
ad5206 管脚 配置
24
23
22
21
20
19
18
17
16
15
14
13
1
2
3
4
5
6
7
8
9
10
11
12
A5
W5
B5
V
SS
CLK
A6
W6
B6
地
SDI
V
DD
CS
B3
W3
A3
B1
W1
B4
W4
A4
B2
A1
A2
W2
AD5206
(不 至
规模)
ad5204 管脚 配置
24
23
22
21
20
19
18
17
16
15
14
13
1
2
3
4
5
6
7
8
9
10
11
12
NC
V
SS
SDO
CLK
SDI
NC
NC
地
CS
SHDN
V
DD
PR
B3
W3
A3
B1
W1
B4
W4
A4
B2
A1
A2
W2
AD5204
(不 至
规模)
nc = 非 连接