AD8026
–7–rev. 0
在 一个 系统 应用, 这 部分 是 设计 假设 那 各自
–input 将 是 驱动 从 一个 低 阻抗 源, 当 各自
+input 将 是 驱动 用 一个 电流-输出 dac 和 一个 500
Ω
末端 电阻. 因此, 至 第一 顺序, 各自 在-碎片 序列
输入 电阻 至 各自 +input 是 500
Ω
较少 比 这 并行的
结合体 的 这 增益-设置 电阻器. 这 补偿-inducing
效应 的 这 偏差 电流 是 使减少到最低限度 用 这个 scheme.
图示 18 显示 如何 至 驱动 这 ad8026 和 一个 fixed 积极的
增益 的 8/3 从 一个 电流 输出 dac. 这 增益 和 补偿
errors 是 使减少到最低限度 用 使用 一个 500
Ω
电阻 (r
I
) 至 转变
这 dac 输出 电流 在 一个 电压. 这 增益 电阻 (r
G
)
应当 是 直接地 连接 至 地面, 或者 驱动 从 一个 低
输出 阻抗 源 至 确保 最小 补偿 和 maxi-
mum 增益 精度.
如果 这 +input 的 任何 的 这 运算 放大器 是 驱动 从 一个 电压
源, 这 低 补偿 电压 的 这 ad8026 能 是 maintained
用 adding 一个 序列 阻抗 的 500
Ω
在 这 源 和
这 +input 至 这 ad8026. 这个 是 illustrated 在 图示 19. 如果
这 –input 是 至 是 驱动, 此类 作 当 creating 一个 补偿 volt-
age, 然后 一个 低 源 阻抗 应当 是 提供 在 顺序
至 维持 两个都 增益 和 补偿 精度.
+I
B
–I
B
R
P
1/4 ad8026
R
F
R
G
R
I
500
V
在
电流-
输出
DAC
V
输出
–V
S
10
F
0.1
F
+V
S
R
S
C
L
10
F
0.1
F
图示 18. 低 补偿 和 高 增益 精度 电路 为
驱动 这 ad8026 从 一个 电流 输出 dac
电压-
输出
驱动器
+I
B
–I
B
R
P
1/4 ad8026
R
F
R
G
R
I
500
V
在
V
输出
–V
S
10
F
0.1
F
+V
S
R
S
C
L
10
F
0.1
F
图示 19. 低 补偿 和 高 增益 精度 电路 为
驱动 这 ad8026 从 一个 电压 源
四方形 放大器 描绘 板
图示 20. 组件 一侧
图示 21. 焊盘 一侧
图示 22. Silkscreen