AD8009
–11–
rev. b
驱动 一个 电容的 加载
一个 电容的 加载, 像 那 提交 用 一些 一个/d 转换器,
能 sometimes 是 一个 challenge 为 一个 运算 放大 至 驱动 取决于
在 这 architecture 的 这 运算 放大. 大多数 的 这 问题 是
造成 用 这 柱子 创建 用 这 输出 阻抗 的 这 运算
放大 和 这 电容 那 是 驱动. 这个 creates extra 阶段
变换 那 能 eventually 导致 这 运算 放大 至 变为 unstable.
一个 方法 至 阻止 instability 和 改进 安排好 时间 当
驱动 一个 电容 是 至 insert 一个 电阻 在 序列 在 这 运算
放大 输出 和 这 电容. 这 反馈 电阻 是 安静的
连接 直接地 至 这 输出 的 这 运算 放大, 当 这 序列
电阻 提供 一些 分开 的 这 电容的 加载 从 这
运算 放大 输出.
10
F
+
0.1
F0.001
F
10
F
+
0.1
F
0.001
F
AD8009
49.9
+5V
–
5V
3
2
4
R
T
R
S
C
L
50pF
2V
步伐
7
6
R
F
R
G
g = + 2: r
F
= 301
= r
G
g = + 10: r
F
= 200
, r
G
= 22.1
图示 39. 电容的 加载 驱动 电路
图示 39 显示 此类 一个 电路 和 一个 ad8009 驱动 一个 50 pf
加载. 和 r
S
= 0, 这 ad8009 电路 将 是 unstable. 为 一个
增益 的 +2 和 +10, 它 是 建立 experimentally 那 设置 r
S
至 42.2
Ω
将 降低 这 0.1% 安排好 时间 和 一个 2 v 步伐 在
这 输出. 这 0.1% 安排好 时间 是 量过的 至 是 40 ns 和
这个 电路.
为 小 电容的 负载, 一个 小 r
S
将 yield 最优的
安排好 时间, 当 一个 大 r
S
将 是 必需的 为 大
电容的 负载. 的 航线, 一个 大 电容 将 总是
需要 更多 时间 为 安排好 至 一个 给 精度 比 一个 小
一个, 和 这个 将 是 lengthened 用 这 增加 在 r
S
必需的.
在 最好的, 一个 给 rc 结合体 将 需要 关于 7 时间
constants 用 它自己 至 settle 至 0.1%, 所以 一个 限制 将 是 reached
在哪里 too 大 一个 电容 不能 是 驱动 用 一个 给
运算 放大 和 安静的 满足 这 系统’s 必需的 settling 时间
规格.