ML2258
7
1.0 函数的 描述
1.1 多路调制器 寻址
这 ml2258 包含 一个 8-频道 单独的 结束 相似物
多路调制器. 一个 particular 输入 频道 是 选择 用 使用
这 地址 解码器. 这 relationship 在 这 地址
输入, addr0–addr2, 和 这 相似物 输入 选择 是
显示 在 表格 1. 这 地址 输入 是 latched 在 这
解码器 在 这 rising 边缘 的 这 地址 获得 信号 ale.
选择 地址 输入
相似物 频道 ADDR2 ADDR1 ADDR0
IN0 0 0 0
IN1 0 0 1
IN2 0 1 0
IN3 0 1 1
IN4 1 0 0
IN5 1 0 1
IN6 1 1 0
IN7 1 1 1
表格 1. 多路调制器 地址 解码
1.2 一个/d 转换器
这 一个/d 转换器 使用 successive approximation 至
执行 这 转换. 这 转换器 是 composed 的 这
successive approximation 寄存器, 这 dac 和 这
比较器.
这 dac 发生 这 准确的 水平 那 决定 这
线性 和 精度 的 这 转换. 这 dac 是
composed 的 一个 电容 upper 排列 和 一个 电阻 更小的
排列. 这 电容 upper 排列 发生 这 4 msb
decision 水平 当 这 序列 电阻 更小的 排列 发生
这 4 lsb decision 水平. 一个 转变 解码器 tree 是 使用 至
decode 这 恰当的 水平的 从 两个都 arrays.
这 电容/电阻 排列 提供 快 转换, 更好的
线性 和 精度 自从 相一致 是 仅有的 必需的
在 2
4
= 16 elements (作 opposed 至 2
8
= 256
elements 在 常规的 设计). 和 自从 这 水平 是
为基础 在 这 比率 的 电容 至 电容 和 电阻器 至
电阻器, 这 精度 和 长 期 稳固 的 这
转换器 是 改进. 这个 也 guarantees monotonicity
和 非 missing 代号, 作 好 作 eliminating 任何 线性
温度 或者 电源 供应 dependence.
这 successive approximation 寄存器 是 一个 数字的 块 使用
至 store 这 位 decisions 从 这 转换.
这 比较器 设计 是 唯一的 在 那 它 是 全部地 差别的
和 自动-zeroed. 这 全部地 差别的 architecture 提供
极好的 噪音 免除, 极好的 电源 供应 拒绝,
和 宽 一般 模式 范围. 这 比较器 是 自动
zeroed 在 这 开始 的 各自 转换 在 顺序 至 除去
任何 直流 补偿 和 全部 规模 增益 错误, 因此 improving
精度 和 线性.
另一 有利因素 的 这 电容 排列 approach 使用 在
这 ml2258 在 常规的 设计 是 这 固有的
样本 和 支撑 函数. 这个 真实 s/h 准许 一个 精确
转换 至 是 完毕 在 这 输入 甚至 如果 这 相似物 信号
是 不 稳固的. 线性 和 精度 是 maintained 为
相似物 信号 向上 至 1/2 这 抽样 频率. 作 一个 结果,
输入 信号 向上 至 75khz 能 是 转变 没有
降级 在 线性 或者 精度.
这 sequence 的 events 在 一个 转换 是 显示 在
图示 5. 这 rising 边缘 的 一个 开始 脉冲波 resets 这 内部的
寄存器 和 这 下落 边缘 initiates 一个 转换 在 这
next rising 边缘 的 clk. 四 clk 脉冲 后来的, 抽样 的
这 相似物 输入 begins. 这 输入 是 然后 抽样 为 这
next 四 clk 时期 直到 eoc 变得 低. eoc 变得 低 在
这 rising 边缘 的 这 8th clk 脉冲波 表明 那 这
转换 是 now beginning. 这 真实的 转换 now
takes 放置 为 这 next 56 clk 脉冲, 一个 位 为 各自 7
clk 脉冲. 之后 这 转换 是 完毕, 这 数据 是 updated
在 db0–db7 和 eoc 变得 高 在 这 rising 边缘 的 这
67th clk 脉冲波, 表明 那 这 转换 有 被
完成 和 数据 是 有效的 在 db0–db7. 这 数据 将 停留
图示 5. 定时 图解
1/f
CLK
t
SS
t
WS
t
WALE
t
H
t
S
t
H
t
DIS
t
EN
CLK
开始
ALE
ADDR0–ADDR2
EOC
DB0–DB7
OE
12 4356786667686970
previous 数据 数据
t
C
t
EOC