rev. 0
ADP3163
–4–
管脚 函数 描述
管脚 名字 函数
1–5 vid4 – 电压 identification dac 输入. 这些 管脚 是 牵引的 向上 至 一个 内部的 3 v 涉及, 供应 一个
VID0 逻辑 1 如果 left 打开. 这 dac 输出 programs 这 fb 规章制度 电压 从 1.1 v 至 1.85 v. leaving 所有 five
dac 输入 打开 结果 在 这 adp3163 going 在 一个 “no cpu” 模式, 关闭 止 它的 pwm 输出.
6 SHARE 电流 分享 输出. 这个 管脚 是 连接 至 这 share 管脚 的 其它 adp3163s 在 多样的 vrm sys-
tems 至 确保 恰当的 电流 分享 在 这 转换器. 这 电压 在 这个 输出 programs 这 输出
电流 控制 水平的 在 cs+ 和 cs–.
7 竞赛 错误 放大器 输出 和 补偿 要点.
8 地 地面. fb, ref 和 这 vid dac 的 这 adp3163 是 关联 至 这个 地面. 这个 是 一个 低 电流 地面
那 能 也 是 使用 作 一个 返回 为 这 fb 管脚 在 偏远的 电压 感觉到 产品.
9 FB 反馈 输入. 错误 放大器 输入 为 偏远的 感觉到 的 这 输出 电压.
10 CT 外部 电容 ct 连接 至 地面 sets 这 频率 的 这 设备.
11 PWRGD 打开 流 输出 那 信号 当 这 输出 电压 是 外部 的 这 恰当的 运行 范围 或者 当 一个 阶段
是 不 供应 电流 甚至 如果 这 输出 电压 是 在 规格.
12 CS+ 电流 sense 积极的 node. 积极的 输入 为 这 电流 比较器. 这 输出 电流 是 sensed 作 一个 volt-
age 在 这个 管脚 和 遵守 至 cs–.
13 CS– 电流 sense 负的 node. 负的 输入 为 这 电流 比较器.
14 PGND 电源 地面. 所有 内部的 偏置 和 逻辑 输出 信号 的 这 adp3163 是 关联 至 这个 地面.
15 PC 阶段 控制 输入. 这个 逻辑-水平的 输入 确定 这 号码 的 起作用的 阶段 和 这 职责 循环 限制 的
各自 阶段.
16 PWM3 逻辑-水平的 输出 为 这 阶段 3 驱动器.
17 PWM2 逻辑-水平的 输出 为 这 阶段 2 驱动器.
18 PWM1 逻辑-水平的 输出 为 这 阶段 1 驱动器.
19 REF 3.0 v 涉及 输出.
20 VCC 供应 电压 为 这 adp3163.
5-位 代号
VID4
VID3
VID2
VID1
VID0
SHARE
竞赛
地
FB
CT
VCC
REF
PWM1
PWM2
PWM3
PC
PGND
CS
–
CS+
PWRGD
3
1
4
5
18
17
16
2
20
19
6
10
7
8
9
11
14
13
12
15
ADP3163
12V
100
100nF
1.2v
1
F 100nF
V
FB
20k
AD820
图示 1. 关闭-循环 输出 电压 精度 测试 电路
表格 i. pwm 输出 vs. 阶段 控制 代号
最大
PC PWM3 PWM2 PWM1 职责 循环
REF 在 在 在 33%
地 止 在 在 50%