首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:124803
 
资料名称:ADS1256IDB
 
文件大小: 427.07K
   
说明
 
介绍:
Very Low Noise, 24-Bit Analog-to-Digital Converter
 
 


: 点此下载
  浏览型号ADS1256IDB的Datasheet PDF文件第2页
2
浏览型号ADS1256IDB的Datasheet PDF文件第3页
3
浏览型号ADS1256IDB的Datasheet PDF文件第4页
4
浏览型号ADS1256IDB的Datasheet PDF文件第5页
5

6
浏览型号ADS1256IDB的Datasheet PDF文件第7页
7
浏览型号ADS1256IDB的Datasheet PDF文件第8页
8
浏览型号ADS1256IDB的Datasheet PDF文件第9页
9
浏览型号ADS1256IDB的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个


sbas288d −六月 2003 − 修订 8月 2004
www.德州仪器.com
6
参数 度量 信息
SCLK
CS
DIN
DOUT
t
1
t
3
t
2H
t
4
t
5
t
2L
t
6
t
9
t
8
t
7
t
11
t
10
图示 1. 串行 接口 定时
定时 特性 为 图示 1
标识 描述 最小值 最大值 单位
t
1
SCLK时期
4
τ
CLKIN
(1)
t
1
sclk 时期
10
τ
数据
(2)
t
2H
sclk 脉冲波 宽度: 高
200 ns
t
2H
sclk 脉冲波 宽度: 高
9
τ
数据
t
2L
sclk 脉冲波 宽度: 低
200 ns
t
3
CS低 至 第一 sclk: 建制 时间
(3)
0 ns
t
4
有效的 din 至 sclk 下落 边缘: 建制 时间
50 ns
t
5
有效的 din 至 sclk 下落 边缘: 支撑 时间
50 ns
t
6
延迟 从 last sclk 边缘 为 din 至 第一 sclk rising 边缘 为 dout: rdata, rdatac,
rreg commands
50
τ
CLKIN
t
7
sclk rising 边缘 至 有效的新 dout: 传播 延迟
(4)
50 ns
t
8
sclk rising 边缘 至 dout invalid: 支撑 时间
0 ns
t
9
last sclk 下落 边缘 至 dout 高 阻抗
便条: dout 变得 高 阻抗 立即 当 cs变得 高
6 10
τ
CLKIN
t
10
CS低 之后 最终 sclk 下落 边缘
0 ns
rreg, wreg, rdata
4
τ
CLKIN
t
最终 sclk 下落 边缘 的 command 至 第一 sclk
rdatac, 重置, 同步
24
τ
CLKIN
t
11
最终 sclk 下落 边缘 的 command 至 第一 sclk
rising 边缘 的 next command.
rdatac, standby,selfocal, sy-
socal, selfgcal,
sysgcal, selfcal
wait 为 drdy至 go 低
(1)
τ
CLKIN
= 主控 时钟 时期 = 1/f
CLKIN
.
(2)
τ
数据
= 输出 数据 时期 1/f
数据
.
(3)
CS能 是 系 低.
(4)
dout 加载 = 20pf

100k
至 dgnd.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com