ADV202
rev. 0 | 页 8 的 40
DREQ
/
DACK
dma mode—single 先进先出 写 运作
表格 6.
参数 描述 最小值 典型值 最大值 单位
DREQ
脉冲波
1
DREQ脉冲波 宽度
1 15 jclk 循环
2
t
DREQ
DACKassert 至 subsequentDREQ延迟
2.5 3.5 × jclk + 7.5 ns jclk 循环
t
我们
SU
我们至DACK建制
0 ns
t
SU
数据 至DACKdeassert 建制
2 ns
t
HD
数据 至
DACKdeassert 支撑
2 ns
DACK
LO
DACKassert 脉冲波 宽度
2 jclk 循环
DACK
HI
DACKdeassert 脉冲波 宽度
2 jclk 循环
t
我们
HD
我们支撑 之后DACKDeassert
0 ns
WFSRQ 我们assert 至FSRQdeassert (先进先出 全部)
1.5 2.5 × jclk + 7.5 ns jclk 循环
t
DREQ
RTN
DACK至DREQdeassert (dr × puls = 0)
2.5 3.5 × jclk + 7.5 ns jclk 循环
1
应用 至 assigned dma 频道, 如果 edmod0 或者 edmod1 <14:11> 是 编写程序 至 一个 值 那 是 不 0. 脉冲波 宽度 取决于 在 the 值 编写程序.
2
为 一个 定义 的 jclk, 看 这 pll 部分.
04723-013
我们
DACK
DREQ
HDATA
3210
DREQ
脉冲波
t
DREQ
DACK
HI
DACK
LO
t
WESU
t
SU
t
HD
t
WEHD
图示 5. 单独的 写 为
DREQ
/
DACK
dma 模式 为 assigned dma 频道
(edmod0/edmod1 <14:11> 不 编写程序 至 一个 值 的 0000)
04723-014
我们
DACK
DREQ
HDATA
0 1 2
t
DREQRTN
DACK
HI
DACK
LO
t
WESU
t
SU
t
HD
t
WEHD
图示 6. 单独的 写 为
DREQ
/
DACK
dma 模式 为 assigned dma 频道
(edmod0/edmod1 <14:11> 编写程序 至 一个 值 的 0000)