首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:125139
 
资料名称:ADV7125KST140
 
文件大小: 264.58K
   
说明
 
介绍:
CMOS, 330 MHz Triple 8-Bit High Speed Video DAC
 
 


: 点此下载
  浏览型号ADV7125KST140的Datasheet PDF文件第1页
1
浏览型号ADV7125KST140的Datasheet PDF文件第2页
2
浏览型号ADV7125KST140的Datasheet PDF文件第3页
3
浏览型号ADV7125KST140的Datasheet PDF文件第4页
4

5
浏览型号ADV7125KST140的Datasheet PDF文件第6页
6
浏览型号ADV7125KST140的Datasheet PDF文件第7页
7
浏览型号ADV7125KST140的Datasheet PDF文件第8页
8
浏览型号ADV7125KST140的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 0
ADV7125
–5–
3.3 v 定时 规格
1
(v
AA
= 3.0 v 至 3.6 v
2
, v
REF
= 1.235 v, r
设置
= 560
, c
L
= 10 pf. 所有 规格 t
最小值
至 t
最大值
3
, 除非 否则 指出, t
j 最大值
= 110
c.)
参数 最小值 典型值 最大值 单位 情况
相似物 输出
相似物 输出 延迟, t
6
7.5 ns
相似物 输出 上升/下降 时间, t
7
4
1.0 ns
相似物 输出 转变 时间, t
8
5
15 ns
相似物 输出 skew, t
9
6
12ns
时钟 控制
f
CLK
7
50 MHz 50 mhz 等级
f
CLK
7
140 MHz 140 mhz 等级
f
CLK
7
240 MHz 240 mhz 等级
f
CLK
7
330 MHz 330 mhz 等级
数据 和 控制 建制, t
1
6
0.2 ns
数据 和 控制 支撑, t
2
6
1.5 ns
时钟 时期, t
3
3ns
时钟 pulsewidth 高, t
4
6
1.4 ns f
clk_最大值
= 330 mhz
时钟 pulsewidth 低, t
5
6
1.4 ns f
clk_最大值
= 330 mhz
时钟 pulsewidth 高, t
4
6
1.875 ns f
clk_最大值
= 240 mhz
时钟 pulsewidth 低, t
5
6
1.875 ns f
clk_最大值
= 240 mhz
时钟 pulsewidth 高, t
4
6
2.85 ns f
clk_最大值
= 140 mhz
时钟 pulsewidth 低, t
5
6
2.85 ns f
clk_最大值
= 140 mhz
时钟 pulsewidth 高, t
4
8.0 ns f
clk_最大值
= 50 mhz
时钟 pulsewidth 低, t
5
8.0 ns f
clk_最大值
= 50 mhz
pipeline 延迟, t
PD
6
1.0 1.0 1.0 时钟 循环
psave 向上 时间, t
10
6
410ns
注释
1
定时 规格 是 量过的 和 输入 水平 的 3.0 v (v
IH
) 和 0 v (v
IL
) 为 3.3 v 供应.
2
这些 最大 和 最小 规格 是 有保证的 在 这个 范围.
3
温度 范围: t
最小值
至 t
最大值
: –40
°
c 至 +85
°
c 在 50 mhz 和 140 mhz, 0
°
c 至 +70
°
c 在 240 mhz 和 330 mhz.
4
上升 时间 是 量过的 从 这 10% 至 90% 要点 的 零 至 全部-规模 转变, 下降 时间 从 这 90% 至 10% 要点 的 一个 全部-规模 转变.
5
量过的 从 50% 要点 的 全部-规模 转变 至 2% 的 最终 值.
6
有保证的 用 描绘.
7
f
CLK
最大值 规格 生产 测试 在 125 mhz 和 5 v. 限制 指定 here 是 有保证的 用 描绘.
规格 主题 至 改变 没有 注意.
t
2
时钟
数据
注释
1. 输出 延迟 (
t
6
) 量过的 从 这 50% 要点 的 这 rising 边缘 的 时钟 至 这 50% 要点
的 全部-规模 转变.
2. 输出 上升/下降 时间 (
t
7
) 量过的 在 这 10% 和 90% 点 的 全部-规模 转变.
3. 转变 时间 (
t
8
) 量过的 从 这 50% 要点 的 全部-规模 转变 至 在里面 2% 的 这
最终 输出 值.
相似物 输出
(ior,
IOR
, iog,
IOG
, iob,
IOB
)
数字的 输入
(r7–r0, g7–g0, b7–b0,
同步
,
BLANK
)
t
3
t
4
t
5
t
1
t
8
t
6
t
7
图示 1. 定时 图解
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com