首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:131150
 
资料名称:AK4532
 
文件大小: 345.74K
   
说明
 
介绍:
Internet/Network/General Purpose Multimedia Audio CODEC
 
 


: 点此下载
  浏览型号AK4532的Datasheet PDF文件第8页
8
浏览型号AK4532的Datasheet PDF文件第9页
9
浏览型号AK4532的Datasheet PDF文件第10页
10
浏览型号AK4532的Datasheet PDF文件第11页
11

12
浏览型号AK4532的Datasheet PDF文件第13页
13
浏览型号AK4532的Datasheet PDF文件第14页
14
浏览型号AK4532的Datasheet PDF文件第15页
15
浏览型号AK4532的Datasheet PDF文件第16页
16
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
asahi kasei[AK4532]
0178-e-01 121999/06
4. explanation 的 各自 sequence
4.1.
重置 &放大; 电源 向下
INIT1 INITA 正常的 PD 正常的 INIT2 正常的 PD+INIT2 正常的
inhibit(1)
Inhi位(2) inhibit(2
电源 供应
PD 管脚
pd(寄存器)
rst(寄存器)
内部的 状态
to register












外部 时钟
mclk,lrck,sclk
clocks stopped.
INITA
INITA





























init1: initializing 所有 寄存器. 这 ak4532 exists 在 这 电源 向下 状态.
init2: initializing 所有 寄存器 除了
PD
,
RST
寄存器.
inita: initializing 这 相似物 部分. initializing 时期 是 516/fs.
pd: 电源 向下 状态. 所有 相似物 输出 是 floating.
在 情况 的
RST
寄存器 = “0”, initializing 所有 寄存器 除了
PD
,
RST
寄存器.
inhibit(1): inhibits writing 至 所有 寄存器.
inhibit(2): inhibits writing 至 所有 寄存器 除了 为
PD
,
RST
寄存器.
这 ak4532 运作 和 这 外部 clocks(mclk, lrck, sclk) 在 initializing 这
相似物 部分.
图示 1. 重置 &放大; 电源 向下 sequence
4.2.
PD
管脚 运作
“h”: 正常的 运作
“l”: initializing 模式 1(init1 在 图示 1)
initializing 所有 寄存器.
inhibits writing 至 所有 寄存器.
这 initialization 的 这 相似物 部分 开始 在 rising 边缘 的
PD
管脚.
sdo 管脚 stays “l” 在 这 initializing 时期 的 516/fs.
going 在 电源 向下 状态.
4.3.
RST
寄存器 运作
“1”: 正常的 运作
“0”: initializing 模式 2(init2 在 图示 1)
initializing 所有 寄存器 除了
PD
,
RST
寄存器.
inhibits writing 至 所有 寄存器 除了
PD
,
RST
寄存器.
RST
寄存器 变得 “1” 当
PD
管脚 变得 “l”.
这 相似物 部分 是 不 initialized.
4.4.
PD
寄存器 运作
“1”: 正常的 运作
“0”: 电源 向下
这 内容 的 所有 寄存器 是 使保持.
PD
resister 变得 “1” 当
PD
管脚 变得 “l”
.
所有 相似物 输出(lout, rout) go floating.
这 initialization 的 这 相似物 部分 开始 在 这 rising 边缘 的
PD
resister.
sdo 管脚 stays “l” 在 这 initializing 时期 的 516/fs.
4.5.
sdo 输出 管脚 运作
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com