首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:143873
 
资料名称:AT91FR4042-CI
 
文件大小: 195.24K
   
说明
 
介绍:
AT91 ARM Thumb Microcontrollers
 
 


: 点此下载
  浏览型号AT91FR4042-CI的Datasheet PDF文件第6页
6
浏览型号AT91FR4042-CI的Datasheet PDF文件第7页
7
浏览型号AT91FR4042-CI的Datasheet PDF文件第8页
8
浏览型号AT91FR4042-CI的Datasheet PDF文件第9页
9

10
浏览型号AT91FR4042-CI的Datasheet PDF文件第11页
11
浏览型号AT91FR4042-CI的Datasheet PDF文件第12页
12
浏览型号AT91FR4042-CI的Datasheet PDF文件第13页
13
浏览型号AT91FR4042-CI的Datasheet PDF文件第14页
14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
10
AT91FR4042
2648d–atarm–03/04
至 enter 触发-状态 模式, 这 ntri 管脚 必须 是 使保持 低 在 这 last 10 时钟 循环
在之前 这 rising 边缘 的 nrst. 为 正常的 运作, 这 ntri 管脚 必须 是 使保持 高
在 重置 用 一个 电阻 的 向上 至 400 k
.
ntri 是 多路复用 和 i/o 线条 p21 和 usart1 串行 数据 transmit 线条 txd1.
jtag/ice debug
arm-标准 embedded 在-电路 emulation 是 supported 通过 这 jtag/ice 端口. 这
tdi, tdo, tck 和 tms 管脚 是 专心致志的 至 这个 debug 函数 和 能 是 con-
nected 至 一个 host 计算机 通过 这 外部 ice 接口. 在 ice debug 模式, 这
arm7tdmi 核心 responds 和 一个 非-jtag 碎片 id 那 identifies 这 微控制器.
这个 是 不 全部地 ieee1149.1 一致的.
记忆 控制
这 arm7tdmi 处理器 地址 空间 是 4g 字节. 这 记忆 控制 decodes
这 内部的 32-位 地址 总线 和 定义 三 地址 spaces:
内部的 memories 在 这 四 最低 megabytes
middle 空间 保留 为 这 外部 设备 (记忆 或者 peripherals) 控制
用 这 ebi
内部的 peripherals 在 这 四 最高的 megabytes
在 任何 的 这些 地址 spaces, 这 arm7tdmi 运作 在 little-endian 模式 仅有的.
内部的 memories
这 at91fr4042 微控制器 integrates 256k字节 的 内部的 sram. 它 是 32 位
宽 和 单独的-时钟 循环 accessible. 字节 (8-位), half-文字 (16-bit) 和 文字 (32-bit)
accesses 是 supported 和 是 executed 和在 一个 循环. fetching 也 thumb 或者
arm 说明 是 supported, 和 internal 记忆 能 store 二 时间 作 许多
thumb 说明 作 arm 说明.
这 sram 是 编排 在 地址 0x0 (之后 这 remap command), 准许
arm7tdmi 例外 vectors 在 0x0 和 0x20 至 是 修改 用 这 软件.
放置 这 sram 在-碎片 和 使用 这 32-位 数据 总线 带宽 maximizes 这
微控制器 效能 和 降低 系统 电源 消耗量. 这 32-位 总线
增加 这 成效 的 这 使用 的 这 arm 操作指南 设置 和 这 处理 的
数据 那 是 wider 比 16 位, 因此 制造 最优的 使用 的 这 arm7tdmi 先进的
效能.
正在 能 至 dynamically 更新 应用 软件 在 这 256-kbyte sram adds 一个
extra 维度 至 这 at91fr4042.
这 at91fr4042 也 integrates 一个 4-mbit flash 记忆 那 是 accessed 通过 这 exter-
nal 总线 接口. 所有 数据, 地址 和 控制 线条, 除了 为 这 碎片 选择 信号,
是 连接 在里面 这 设备.
激励 模式 选择
这 arm 重置 vector 是 在 地址 0x0. 之后 这 nrst 线条 是 released, 这
arm7tdmi executes 这 操作指南 贮存 在 这个 地址. 这个 意思 那 这个
地址 必须 是 编排 在 nonvolatile 记忆 之后 这 重置. 这 输入 水平的 在 这
bms 管脚 在 这 last 10 时钟 循环 在之前 这 rising 边缘 的 这 nrst 选择 这
类型 的 激励 记忆 (看 表格 1 在 页 3).
如果 这 embedded flash 记忆 是 至 是 使用 作 激励 记忆, 这 bms 输入 必须 是
牵引的 向下 externally 和 ncs0 必须 是 连接 至 ncsf externally.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com