5
atmega128(l)
2467AS
–
08/01
这 atmega128 是 100% 管脚 兼容 和 atmega103, 和 能 替代 这
atmega103 在 电流 打印 电路 boards. 这 应用 便条
“
Replacing
atmega103 用 atmega128
”
describes what 这 用户 应当 是 知道 的 replacing 这
atmega103 用 一个 atmega128.
atmega103 兼容性
模式
用 程序编制 这 m103c fuse, 这 atmega128 将 是 兼容 和 这
atmega103 regards 至 内存, i/o 管脚 和 中断 vectors 作 描述 在之上. 如何-
总是, 一些 新 特性 在 atmega128 是 不 有 在 这个 兼容性 模式,
这些 特性 是 列表 在下:
•
一个 通用同步/异步串行接收/发送器 instead 的 二, 异步的 模式 仅有的. 仅有的 这 8 least 重大的
位 的 这 波特 比率 寄存器 是 有.
•
一个 16 位 计时器/计数器 和 2 对比 寄存器 instead 的 二 16-位
计时器/counters 和 3 对比 寄存器.
•
2-线 串行 接口 是 不 supported.
•
端口 g serves alternate 功能 仅有的 (不 一个 一般 i/o 端口).
•
端口 f serves 作 数字的 输入 仅有的 在 增加 至 相似物 输入 至 这 模数转换器.
•
激励 loader 能力 是 不 supported.
•
它 是 不 可能 至 调整 这 频率 的 这 内部的 校准 rc 振荡器.
•
这 外部 记忆 接口 能 不 释放 任何 地址 管脚 为 一般 i/o,
neither 配置 不同的 wait-states 至 不同的 外部 记忆 地址
sections.
管脚 描述
VCC
数字的 供应 电压.
地
地面.
端口 一个 (pa7..pa0)
端口 一个 是 一个 8-位 bi-directional i/o 端口 和 内部的 拉-向上 电阻器 (selected 为 各自
位). 这 端口 一个 输出 缓存区 有 对称的 驱动 特性 和 两个都 高 下沉
和 源 能力. 作 输入, 端口 一个 管脚 那 是 externally 牵引的 低 将 源
电流 如果 这 拉-向上 电阻器 是 使活动. 这 端口 一个 管脚 是 触发-陈述 当 一个 重置
情况 变为 起作用的, 甚至 如果 这 时钟 是 不 运动.
端口 一个 也 serves 这 功能 的 各种各样的 特定的 特性 的 这 atmega128 作 列表
在
页 68
.
端口 b (pb7..pb0)
端口 b 是 一个 8-位 bi-directional i/o 端口 和 内部的 拉-向上 电阻器 (selected 为 各自
位). 这 端口 b 输出 缓存区 有 对称的 驱动 特性 和 两个都 高 下沉
和 源 能力. 作 输入, 端口 b 管脚 那 是 externally 牵引的 低 将 源
电流 如果 这 拉-向上 电阻器 是 使活动. 这 端口 b 管脚 是 触发-陈述 当 一个 重置
情况 变为 起作用的, 甚至 如果 这 时钟 是 不 运动.
端口 b 也 serves 这 功能 的 各种各样的 特定的 特性 的 这 atmega128 作 列表
在
页 69
.
端口 c (pc7..pc0)
端口 c 是 一个 8-位 bi-directional i/o 端口 和 内部的 拉-向上 电阻器 (selected 为 各自
位). 这 端口 c 输出 缓存区 有 对称的 驱动 特性 和 两个都 高 下沉
和 源 能力. 作 输入, 端口 c 管脚 那 是 externally 牵引的 低 将 源
电流 如果 这 拉-向上 电阻器 是 使活动. 这 端口 c 管脚 是 触发-陈述 当 一个 重置
情况 变为 起作用的, 甚至 如果 这 时钟 是 不 运动.