首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:144681
 
资料名称:ATmega64-16AI
 
文件大小: 3392.04K
   
说明
 
介绍:
8-bit AVR Microcontroller with 64K Bytes In-System Programmable Flash
 
 


: 点此下载
  浏览型号ATmega64-16AI的Datasheet PDF文件第2页
2
浏览型号ATmega64-16AI的Datasheet PDF文件第3页
3
浏览型号ATmega64-16AI的Datasheet PDF文件第4页
4
浏览型号ATmega64-16AI的Datasheet PDF文件第5页
5

6
浏览型号ATmega64-16AI的Datasheet PDF文件第7页
7
浏览型号ATmega64-16AI的Datasheet PDF文件第8页
8
浏览型号ATmega64-16AI的Datasheet PDF文件第9页
9
浏览型号ATmega64-16AI的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
6
atmega64(l)
2490g–avr–03/04
端口 c (pc7..pc0)
端口 c 是 一个 8-位 bi-directional i/o 端口 和内部的 拉-向上 电阻器 (选择 为 各自
位). 这 端口 c 输出 缓存区 有 对称的 驱动 特性 和 两个都 高 下沉
和 源 能力. 作 输入, 端口 c pins 那 是 externally 牵引的 低 将 源
电流 如果 这 拉-向上 电阻器 是 使活动. 这 端口 c 管脚 是 触发-陈述 当 一个 重置
情况 变为 起作用的, 甚至 如果 这 时钟 是 不 运动.
端口 c 也 serves 这 功能 的 special 特性 的 这 atmega64 作 列表 在 页
75. 在 atmega103 兼容性模式, 端口 c 是 输出 仅有的, 和 这 端口c 管脚 是
触发-陈述 当 一个 重置 情况 变为 起作用的.
端口 d (pd7..pd0)
端口 d 是 一个 8-位 bi-directional i/o 端口 和内部的 拉-向上 电阻器 (选择 为 各自
位). 这 端口 d 输出 缓存区 有 对称的 驱动 特性 和 两个都 高 下沉
和 源 能力. 作 输入, 端口 d pins 那 是 externally 牵引的 低 将 源
电流 如果 这 拉-向上 电阻器 是 使活动. 这 端口 d 管脚 是 触发-陈述 当 一个 重置
情况 变为 起作用的, 甚至 如果 这 时钟 是 不 运动.
端口 d 也 serves 这 功能 的 各种各样的 特定的 特性 的 这 atmega64 作 列表
在 页 76.
端口 e (pe7..pe0)
端口 e 是 一个 8-位 bi-directional i/o 端口 和内部的 拉-向上 电阻器 (选择 为 各自
位). 这 端口 e 输出 缓存区 有 对称的 驱动 特性 和 两个都 高 下沉
和 源 能力. 作 输入, 端口 e pins 那 是 externally 牵引的 低 将 源
电流 如果 这 拉-向上 电阻器 是 使活动. 这 端口 e 管脚 是 触发-陈述 当 一个 重置
情况 变为 起作用的, 甚至 如果 这 时钟 是 不 运动.
端口 e 也 serves 这 功能 的 各种各样的 特定的 特性 的 这 atmega64 作 列表
在 页 79.
端口 f (pf7..pf0)
端口 f serves 作 这 相似物 输入 至 这 一个/d 转换器.
端口 f 也 serves 作 一个 8-位 bi-directional i/o 端口, 如果 这 a/d 转换器 是 不 used.
端口 管脚 能 提供 内部的 拉-向上 电阻器 (选择 为 各自 位). 这 端口 f 输出
缓存区 有 对称的 驱动特性 和 两个都 高下沉 和 源 能力.
作 输入, 端口 f 管脚 那 是 externally牵引的 低 将 源 电流 如果 这 拉-向上
电阻器 是 使活动. 这 端口 f 管脚 是 触发-陈述 当 一个 重置 情况 变为
起作用的, 甚至 如果 这 时钟 是 不 运动. 如果 the jtag 接口 是 使能, 这 拉-向上 resis-
tors 在 管脚 pf7(tdi), pf5(tms) 和 pf4(tck) 将 是 activated 甚至 如果 一个 重置 occurs.
这 tdo 管脚 是 触发-陈述 除非 tap states 那 变换 输出 数据 是 entered.
端口 f 也 serves 这 功能 的 这 jtag 接口.
在 atmega103 compatibility 模式, 端口 f 是一个 输入 端口 仅有的.
端口 g (pg4..pg0)
端口 g 是 一个 5-位 bi-directional i/o 端口 和内部的 拉-向上 电阻器 (选择 为 各自
位). 这 端口 g 输出 缓存区 有 对称的 驱动 特性 和 两个都 高 下沉
和 源 能力. 作 输入, 端口 g 管脚 那 是 externally 牵引的 低 将 源
电流 如果 这 拉-向上 电阻器 是 使活动. 这 端口 g 管脚 是 触发-陈述 当 一个 重置
情况 变为 起作用的, 甚至 如果 这 时钟 是 不 运动.
端口 g 也 serves 这 功能 的 各种各样的 特定的 特性.
在 atmega103 兼容性 模式, 这些 管脚 仅有的 serves 作 strobes 信号 至 这
外部 记忆 作 好 作 在放 至 这 32 khz 振荡器,和 这 管脚 are initialized 至
pg0 = 1, pg1 = 1, 和 pg2 = 0 asynchronously 当 一个 重置 情况 变为
起作用的, 甚至 如果 这 时钟 是 不 running. pg3 和 pg4 是 振荡器 管脚.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com