5
atmega162/v
2513f–avr–12/03
atmega161 兼容性
模式
程序编制 这 m161c 将 改变 这 下列的 符合实际:
• 这 扩展 i/o 编排 将 是 配置 作 内部的 内存 once 这 m161c fuse 是
编写程序.
• 这 安排时间 sequence 为 changing 这 看门狗 时间-输出 时期 是 无能. 看
“timed sequences 为 changing 这 配置 的 这 看门狗 timer” 在 页
55 为 详细信息.
• 这 翻倍 buffering 的 这 通用同步/异步串行接收/发送器 receive 寄存器 是 无能. 看 “avr
通用同步/异步串行接收/发送器 vs. avr uart – compatibility” 在 页 167 为 详细信息.
• 管脚 改变 中断 是 不 supported (控制 寄存器 是 located 在 扩展
i/o).
• 一个 16 位 计时器/计数器 (计时器/counter1) 仅有的. 计时器/counter3 是 不 accessible.
便条 那 这 shared ubrrhi 寄存器 在 atmega161 是 分割 在 二 独立的 寄存器
在 atmega162, ubrr0h 和 ubrr1h. 这 location 的 这些 寄存器 将 不 是
影响 用 这 atmega161 兼容性 fuse.
管脚 描述
VCC
数字的 供应 电压
地
地面
端口 一个 (pa7..pa0)
端口 一个 是 一个 8-位 bi-directional i/o 端口 和 内部的 拉-向上 电阻器 (selected 为 各自
位). 这 端口 一个 输出 缓存区 有 对称的 驱动 特性 和 两个都 高 下沉
和 源 能力. 当 管脚 pa0 至 pa7 是 使用 作 输入 和 是 externally
牵引的 低, 它们 将 源 电流 如果 这 内部的 拉-向上 电阻器 是 使活动. 这 端口
一个 管脚 是 触发-陈述 当 一个 重置 情况 变为 起作用的, 甚至 如果 这 时钟 是 不
运动.
端口 一个 也 serves 这 功能 的 各种各样的 特定的 特性 的 这 atmega162 作 列表
在 页 71.
端口 b (pb7..pb0)
端口 b 是 一个 8-位 bi-directional i/o 端口 和 内部的 拉-向上 电阻器 (selected 为 各自
位). 这 端口 b 输出 缓存区 有 对称的 驱动 特性 和 两个都 高 下沉
和 源 能力. 作 输入, 端口 b 管脚 那 是 externally 牵引的 低 将 源
电流 如果 这 拉-向上 电阻器 是 使活动. 这 端口 b 管脚 是 触发-陈述 当 一个 重置
情况 变为 起作用的, 甚至 如果 这 时钟 是 不 运动.
端口 b 也 serves 这 功能 的 各种各样的 特定的 特性 的 这 atmega162 作 列表
在 页 71.
端口 c (pc7..pc0)
端口 c 是 一个 8-位 bi-directional i/o 端口 和 内部的 拉-向上 电阻器 (selected 为 各自
位). 这 端口 c 输出 缓存区 有 对称的 驱动 特性 和 两个都 高 下沉
和 源 能力. 作 输入, 端口 c 管脚 那 是 externally 牵引的 低 将 源
电流 如果 这 拉-向上 电阻器 是 使活动. 这 端口 c 管脚 是 触发-陈述 当 一个 重置
情况 变为 起作用的, 甚至 如果 这 时钟 是 不 运动. 如果 这 jtag 接口 是
使能, 这 拉-向上 电阻器 在 管脚 pc7(tdi), pc5(tms) 和 pc4(tck) 将 是 acti-
vated 甚至 如果 一个 重置 occurs.
端口 c 也 serves 这 功能 的 这 jtag 接口 和 其它 特定的 特性 的 这
atmega162 作 列表 在 页 74.