av3168/69
9-24
january 4, 2001
video 定时 一代
这 video encoder 能 运作 作 一个 主控 或者 一个 从动装置 在 这 定时 一代. 在 这 主控 模式, 这 video
encoder 输出 同步 信号. 在 这 从动装置 模式, 这 内部的 定时 是 锁 至 这 外部 同步 信号.
主控 模式
如果 这
MSTR
管脚 是 高, 这 video encoder 运作 在 这 主控 模式. 它 使用 这 内部的 counters 至 发生
这 video 定时 和 输出 hsyn 和 vsyn. 这 hsyns 是 asserted 为 64 pixel 时间. 这 负的 转变
的 这 hsyns 出现 在 这 cb slot.
这 vsyns 是 asserted 为 3 线条 时间 为 ntsc 和 2.5 为 pal. 这 co-incident 负的 transitions 的 hsyn
和 vsyn 表明 这 beginning 的 一个 odd 地方. 这 负的 转变 的 这 vsyn 当 这 hsyn 是 高
indicates 这 beginning 的 一个 甚至 地方.
从动装置 模式
在 这 从动装置 模式 运作, 这 解码器 automatically 发现 这 输入 format 和 locks 这 内部的 定时
counters 至 这 外部 同步 信号. 它 支持 2 类型 的 synch 输入: (一个) hsyn / vsync, 或者 (b)
ccir656 eav 数据.
如果 eav 是 呈现, 这 video encoder 同步 至 这 eav packets 符合 至 ccir656 规格 至
发生 这 video 定时. hsyn 和 vsyn 信号 是 ignored.
如果 eav 是 不 呈现, 这 video encoder 使用 这 信号 提交 在 hsyn 和 vsyn 为 线条 和 地方 计数器
increment. 如果 寄存器 cr0[3] 是 低 这 encoder 假设 这 负的 转变 的 这 hsyn 应当 是 co-incited
和 这 cb0 datum. 如果 cr0[3] 是 高 它 假设 这 转变 co-incited 和 y0 datum.
VSYN
VSYN
Blanked
273 - 280
524
ntsc vertical 间隔 定时
10 - 20
地方 一个
地方 二
Blanked
5251234 56789
262 263 264 265 266 267 268 269 270 271 272