首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:15114
 
资料名称:MC145170DT2
 
文件大小: 871.13K
   
说明
 
介绍:
PLL Frequency Synthesizer with Serial Interface
 
 


: 点此下载
  浏览型号MC145170DT2的Datasheet PDF文件第6页
6
浏览型号MC145170DT2的Datasheet PDF文件第7页
7
浏览型号MC145170DT2的Datasheet PDF文件第8页
8
浏览型号MC145170DT2的Datasheet PDF文件第9页
9

10
浏览型号MC145170DT2的Datasheet PDF文件第11页
11
浏览型号MC145170DT2的Datasheet PDF文件第12页
12
浏览型号MC145170DT2的Datasheet PDF文件第13页
13
浏览型号MC145170DT2的Datasheet PDF文件第14页
14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
10
mc145170-2 技术的 数据
MOTOROLA
管脚 连接
3 管脚 连接
3.1 数字的 接口 管脚
D
串行 数据 输入 (管脚 5)
这 位 stream begins 和 这 大多数 重大的 位 (msb) 和 是 shifted 在 在 这 低-至-高 转变 的
clk. 这 位 模式 是 1 字节 (8 位) 长 至 进入 这 c 或者 配置 寄存器, 2 字节 (16 bits) 至
进入 这 n 寄存器, 或者 3 字节 (24 位) 至 进入 这 r 寄存器. additionally, 这 r 寄存器 能 是
accessed 和 一个 15-位 转移 (看 表格 7). 一个 optional 模式 这个 resets 这 设备 是 显示 在
图示 15. 这 值 在 这 c, n, 和 r 寄存器 做 不 改变 在 shifting 因为 这 转移 的
数据 至 这 寄存器 是 控制 用 enb
.
这 位 stream needs neither 地址 也不 steering 位 预定的 至 这 革新的 bitgrabber 寄存器.
因此, 所有 位 在 这 stream 是 有 至 是 数据 为 这 三 寄存器. 随机的 进入 的 任何
寄存器 是 提供 (i.e., 这 寄存器 将 是 accessed 在 任何 sequence). 数据 是 retained 在 这 寄存器
在 一个 供应 范围 的 2.7 至 5.5 v. 这 formats 是 显示 在 计算数量 15, 16, 17, 和 18.
D
典型地 switches near 50% 的 v
DD
至 maximize 噪音 免除. 这个 输入 能 是 直接地 连接
至 cmos 设备 和 输出 有保证的 至 转变 near 栏杆-至-栏杆. 当 接合 至 nmos 或者 ttl
设备, 也 一个 水平的 shifter (mc74hc14a, mc14504b) 或者 拉-向上 电阻 的 1 至 10 k
必须 是 使用.
参数 至 考虑 当 sizing 这 电阻 是 worst-情况 i
OL
的 这 驱动 设备, 最大
tolerable 电源 消耗量, 和 最大 数据 比率.
CLK
串行 数据 时钟 输入 (管脚 7)
低-至-高 transitions 在 时钟 变换 位 有 在 d
, 当 高-至-低 transitions 变换 位 从
D
输出
. 这 碎片's 16-1/2-平台 变换 寄存器 是 静态的, 准许 时钟 比率 向下 至 直流 在 一个 持续的 或者
intermittent 模式.
四 至 第八 时钟 循环 followed 用 five 时钟 循环 是 需要 至 重置 这 设备; 这个 是 optional.
第八 时钟 循环 是 必需的 至 进入 这 c 寄存器. 十六 时钟 循环 是 需要 为 这 n 寄存器.
也 15 或者 24 循环 能 是 使用 至 进入 这 r 寄存器 (看 表格 7 和 计算数量 15, 16, 17, 和 18). 为
倾泻 设备, 看 计算数量
27
34
.
clk 典型地 switches near 50% 的 v
DD
和 有 一个 施密特-triggered 输入 缓存区. 慢 clk 上升 和 下降
时间 是 允许. 看 这 last paragraph 的
D
为 更多 信息.
便条:
至 保证 恰当的 运作 的 这 电源-在 重置 (por) 电路, 这 clk 管脚 必须 是 使保持 在
这 潜在的 的 也 这 v
SS
或者 v
DD
管脚 在 电源 向上. 那 是, 这 clk 输入 应当 不 是 floated 或者
toggled 当 这 v
DD
管脚 是 ramping 从 0 至 在 least 2.7 v. 如果 控制 的 这 clk 管脚 是 不 实际的
在 电源 向上, 这 initialization sequence 显示 在 图示 15 必须 是 使用.
表格 7. 寄存器 进入
(msbs 是 shifted 在 第一, c0, n0, 和 r0 是 这 lsbs)
号码
的 clocks
Accessed
寄存器
命名法
9 至 13
8
16
15 或者 24
其它 值
32
值 > 32
看 图示 15
c 寄存器
n 寄存器
r 寄存器
毫无
看 计算数量 27 至 34
(重置)
c7, c6, c5, ..., c0
n15, n14, n13, ..., n0
r14, r13, r12, ..., r0
F
r
e
e
s
c
一个
l
e
S
e
m
i
c
o
n
d
u
c
t
o
r
,
I
freescale 半导体, 公司
为 更多 信息 在 这个 产品,
go 至: www.freescale.com
n
c
.
.
.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com