首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:163567
 
资料名称:MAX191BCNG
 
文件大小: 1010.85K
   
说明
 
介绍:
Low-Power, 12-Bit Sampling ADCs with Internal Reference and Power-Down
 
 


: 点此下载
  浏览型号MAX191BCNG的Datasheet PDF文件第4页
4
浏览型号MAX191BCNG的Datasheet PDF文件第5页
5
浏览型号MAX191BCNG的Datasheet PDF文件第6页
6
浏览型号MAX191BCNG的Datasheet PDF文件第7页
7

8
浏览型号MAX191BCNG的Datasheet PDF文件第9页
9
浏览型号MAX191BCNG的Datasheet PDF文件第10页
10
浏览型号MAX191BCNG的Datasheet PDF文件第11页
11
浏览型号MAX191BCNG的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
_______________详细地 描述
这 max191 使用 successive approximation 和 输入
追踪/支撑 (t/h) 电路系统 至 转变 一个 相似物 输入 sig-
nal 至 一个 12-位 数字的 输出. 有伸缩性的 控制 逻辑 pro-
vides 容易 接口 至 微处理器 (µps), 所以 大多数
产品 需要 仅有的 这 增加 的 被动的 com-
ponents. 非 外部 支撑 电容 是 必需的 为 这
t/h. 图示 3 显示 这 max191 在 它的 simplest opera-
tional 配置.
pseudo-差别的 输入
这 抽样 architecture 的 这 模数转换器’s 相似物 com-
parator 是 illustrated 在 这 相等的 输入 电路
(图示 4). 一个 电容 切换 在 这 ain+
和 ain- 输入 acquires 这 信号 在 这 模数转换器’s ana-
log 输入. 在 这 终止 的 这 转换, 这 电容
reconnects 至 ain+ 和 charges 至 这 输入 信号.
一个 外部 输入 缓存区 是 通常地 不 需要 为 低-
带宽 输入 信号 (<100hz) 因为 这 模数转换器
disconnects 从 这 输入 在 这 转换. 在
unbuffered 产品, 一个 输入 过滤 电容
减少 转换 噪音, 但是 也 将 限制 输入
带宽.
当 converting 一个 单独的-结束 输入 信号, ain-
应当 是 连接 至 agnd. 如果 一个 差别的 信号 是
连接, 考虑 那 这 配置 是 pseudo
differential—only 这 信号 一侧 至 这 输入 频道 是
使保持 用 这 t/h. 这 返回 一侧 (ain-) 必须 仍然是 sta-
ble 在里面 ±0.5lsb (±0.1lsb 为 最好的 结果) 和
遵守 至 agnd 在 一个 转换. accomplish 这个
用 连接 一个 0.1µf 电容 从 ain- 至 agnd.
相似物 input—track/支撑
这 t/h enters 它的 追踪 模式 当 这 模数转换器 是 des-
elected (
CS
管脚 是 使保持 高 和
BUSY
管脚 是 高).
支撑 模式 开始 大概 25ns 之后 一个 变换器-
sion 是 initiated. 这 变化 在 这个 延迟 从 一个
转换 至 这 next (aperture jitter) 是 关于 50ps.
计算数量 6–10 detail 这 t/h 和 接口 定时 为 这
MAX191
低-电源, 12-位 抽样 模数转换器
和 内部的 涉及 和 电源-向下
8 _______________________________________________________________________________________
DN
3k
C
L
DGND
+5V
3k
DN
C
L
DGND
一个.
高-z 至 v
OH
和 v
OL
至 v
OH
b.
高-z 至 v
OL
和 v
OH
至 v
OL
图示 1. 加载 电路 为 进入 时间
DN
3k
10pF
DGND
+5V
3k
DN
10pF
DGND
一个.
V
OH
至 高-z
b.
V
OL
至 高-z
图示 2. 加载 电路 为 总线-relinquish 时间
1
3
4
5
6
7
8
9
10
11
12
24
23
22
21
20
19
18
17
16
15
14
13
PD
AIN+
ain-
VREF
REFADJ
AGND
BIP
BUSY
做/db
d1/d9
DGND
V
SS
2
V
DD
clk/sclk
PAR
HBEN
CS
RD
d7/dout
d6/sclk
输出
d5/sstrb
D4
d3/d11
d2/d10
打开
输出
状态
4.7
µ
F
0.1
µ
F
0.1
µ
F
0v 至 -5v
+5V
串行/并行的
接口 模式
µ
p 控制
输入
MAX191
C1
便条:
c1 120pf 发生 1mhz 名义上的 时钟.
µ
p 数据 总线
图示 3. 运算的 图解
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com