MC14521B
http://onsemi.com
7
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
ÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎÎ
函数的 测试 sequence
输入 输出 Comments
重置 在 2 输出 2 V
SS
′
V
DD
′
q18 thru
Q24
计数器 是 在 三 8–stage
sections 在 并行的 模式
计数器 是 重置. 在 2 和
1 0 0
V
DD
地 0
输出 2 是 连接
一起
一个 测试 函数 (看 图示 8) 有 被
包含 为 这 减少 的 测试 时间 re
quired 至
0
1 1 第一 “0” 至 “1” 转变
在 在 2, 输出 2 node.
包含为 这 减少 的 测试 时间 必需的 至
exercise 所有 24 计数器 stages. 这个 测试 函数
divides 这 计数器 在 三 8–stage sections,
和 255 counts 是 承载 在 各自 的 这
8–stage sections 在 并行的. 所有 flip–flops 是
now 在 一个 lo
gic “1”. 这 计数器 是 now returned
0
1
—
—
—
0
1
—
—
—
255 “0” 至 “1” transitions
是 clocked 在 这个 在 2,
输出 2 node.
g
至 这 正常的 24–stages 在 序列 配置.
一个 更多 脉冲波 是 entered 在 输入 2 (在 2)
1 1 1
这 255th “0” 至 “1”
转变.
这个 将 导致 这 计数器 至 波纹 从 一个 所有
“1” 状态 至 一个 所有 “0” 状态.
0
0
0
0
Gd
1
1
1 0
地
V
DD
1
计数器 转变 后面的 至
24–stages 在 序列 模式.
1 0 1
输出 2 converts 后面的 至 一个
输出.
0 1 0
计数器 ripples 从 一个 所有
“1” 状态 至 一个 所有 “0” 平台.