一个 低 输入 在 EXTRAM 在 这 下落
边缘 的 作 latches 这 地址 在
标准 bank 地址 获得. 一个 高 输入
在 这 EXTRAM 输入 在 这 下落
边缘 的 作 latches 这 地址 在 这
扩展 bank 地址 获得. 这 内容
的 这 地址 latches 是 copied 在 这
标准 bank index 和 这 扩展 bank
index 寄存器 各自. EXTRAM 是 不
latched.
DS 数据 strobe 输入
当 MOT = V
CC
, DS 控制 数据 trans
-
fer 在 一个 bq3285LF 总线 循环. 在 一个
读 循环, 这 bq3285LF 驱动 这 总线 af
-
ter 这 rising 边缘 在 ds. 在 一个 写
循环, 这 下落 边缘 在 DS 是 使用 至 获得
写 数据 在 这 碎片.
当 MOT = V
SS
, 这 DS 输入 是 提供
一个 信号 类似的 至 rd, memr, 或者 i/或者 在
一个 intel-为基础 系统. 这 下落 边缘 在
DS 是 使用 至 使能 这 输出 在 一个
读 循环.
这 状态 的 这 EXTRAM 输入 选择 这
地址 获得 使用 在 数据 进入. 一个
低 输入 在 EXTRAM 选择 这 标准
bank 获得 和 这 location 在 这 标准
bank pointed 至 用 这 值 在 这个 获得. 一个
高 输入 在 这 EXTRAM 选择 这 ex-
tended bank 获得 和 这 location 在 这
扩展 bank pointed 至 用 这 值 在
这个 获得.
r/w
读/写 输入
当 MOT = V
CC
, 这 水平的 在 r/w identi
-
fies 这 方向 的 数据 转移. 一个 高
水平的 在 r/w indicates 一个 读 总线 循环,
whereas 一个 低 在 这个 管脚 indicates 一个 写
总线 循环.
当 MOT = V
SS
, r/w 是 提供 一个 信号
类似的 至 wr, memw, 或者 i/ow 在 一个 intel-
为基础 系统. 这 rising 边缘 在 r/w
latches 数据 在 这 bq3285lf.
CS
碎片 选择 输入
CS
应当 是 驱动 低 和 使保持 稳固的
在 这 数据-转移 阶段 的 一个 总线 cy
-
cle accessing 这 bq3285lf.
INT
中断 要求 输出
INT
是 一个 打开-流 输出. 这个 准许
alarm INT 至 是 有效的 在 电池-backup
模式. 至 使用 这个 特性, 连接 INT
通过 一个 电阻 至 一个 电源 供应 其它
比 V
CC
. INT 是 asserted 低 当 任何
事件 标记 是 设置 和 这 相应的 事件
使能 位 是 也 设置. INT 变为
高-阻抗 whenever 寄存器 C 是 读
(看 这 控制/状态 寄存器 部分).
32K 32.768 khz 输出
32K 提供 一个 缓冲 32.768 kHz 输出.
这 频率 仍然是 在 和 fixed 在
32.768khz 作 长 作 V
CC
是 有效的.
EXTRAM 扩展 内存 使能
使能 128 字节 的 额外的 nonvolatile
sram. 它 是 连接 内部 至 一个 30k
Ω
拉-向下 电阻. 至 进入 这 RTC reg-
isters, EXTRAM 必须 是 低.
这 输入 在 这个 管脚 也 选择 这 获得
至 是 使用 在 这 数据 转移. 一个 低 值
选择 这 标准 bank 获得. 一个 高
值 选择 这 扩展 这 bank 获得.
EXTRAM 应当 是 有效的 为 完全 ad-
dress, 读 或者 写 循环.
RCL
内存 clear 输入
一个 低 水平的 在 这 RCL 管脚 导致 这 con-
tents 的 各自 的 这 240 存储 字节 至 是
设置 至 ff(十六进制). RCL clears 这 shadow 在-
dex 寄存器 至 00(十六进制). 这 内容 的 这
时钟 和 控制 寄存器 是 unaffected.
这个 管脚 应当 是 使用 作 一个 用户-接口
输入 (pushbutton 至 地面) 和 不 con
-
nected 至 这 输出 的 任何 起作用的 混合
-
nent. RCL 输入 是 仅有的 公认的 当
使保持 低 为 在 least 125ms 在 这 存在
的 V
CC
. 使用 内存 clear 做 不 影响 这
电池 加载. 这个 管脚 是 连接 inter
-
nally 至 一个 30k
Ω
拉-向上 电阻.
BC 3v backup cell 输入
BC 应当 是 连接 至 一个 3V backup cell
为 RTC 运作 和 存储 寄存器
nonvolatility 在 这 absence 的 系统 电源.
当 V
CC
slews 向下 past V
BC
(3v 典型),
这 integral 控制 电路系统 switches 这
电源 源 至 bc. 当 V
CC
returns 在之上
V
BC
, 这 电源 源 是 切换 至 V
CC
.
在 电源-向上, 一个 电压 在里面 这 V
BC
范围 必须 是 呈现 在 这 BC 管脚 为
这 振荡器 至 开始 向上.
3
bq3285LF