br93lc46-w / br93lc46f-w / br93lc46rf-w /
记忆 ics
br93lc46fj-w / br93lc46rfj-w / br93lc46fv-w
(3) 定时 chart
CS
SK
DI
做 (读)
做 (写)
状态 有效的
t
DF
t
DF
t
PD1
t
PD0
t
DIH
t
DIS
t
CSS
t
CSH
t
SKH
t
SKL
图.9 同步 数据 定时
·
数据 是 acquired 从 di 在 同步 和 这 sk 上升.
·
在 一个 读 运作, 数据 是 输出 从 做 在 同步 和 这 sk 上升.
·
之后 这 completion 的 各自 模式, 制造 确信 那 cs 是 设置 至 低, 至 重置 这 内部的 电路, 在之前 changing 模式.
·
在 一个 writing 运作, 一个 状态 有效的 (准备好 或者 busy) 是 有效的 从 这 时间 cs 是 高 直到 时间 tcs 之后 cs falls 下列的 这 输入 的
一个 写 command 和 在之前 这 输出 的 这 next command 开始 位. 也, 做 必须 是 在 一个 高-z 状态 当 cs 是 低.
(4) 读 (图.10)
当 这 读 command 是 acknowledged, 这 数据 (16 位) 为 这 输入 地址 是 输出 serially. 这 数据 是
同步 和 这 sk 上升 在 a0 acquisition 和 一个 “0” (dummy 位) 是 输出. 所有 更远 数据 是 输出 在
同步 和 这 sk 脉冲波 rises.
CS
SK
DI
做
(
∗
1)
(
∗
2)
D14D15
D1
D14
D15
0
高 z
110
A5
A4
A1
A0
1 2 4 9 10 25 26
D0
(
∗
2) 地址 自动 increment 函数: 这些 ics 是 配备 和 一个 地址 自动 increment 函数 这个 是 有效的 仅有的 在 读 行动. 和
这个 函数, 如果 这 sk 时钟 是 输入 下列的 执行 的 一个 的 这 在之上 读 commands, 数据 是 读 从 upper 地址 在 succession.
cs 是 使保持 在 高 状态 在 自动 incrementing.
(
∗
1) 如果 这 第一 数据 输入 下列的 这 上升 的 这 开始 位 cs 是 "1", 这 开始 位 是 acknowledged. 也, 如果 一个 "1" 是 输入 下列的 一些 zeroes 在 succession, 这
"1" 是 公认的 作 这 开始 位, 和 subsequent 运作 commences. 这个 应用 也 至 所有 commands 描述 subsequently.
图.10 读 循环 定时 (读)