bt8370/8375/8376
表格 的 内容
全部地 整体的 t1/e1 framer 和 线条 接口
N8370DSE
Conexant
ix
0B0
—
dl2 位 使能 (dl2_位)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-102
0B1
—
dl2 控制 (dl2_ctl)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-102
0B2
—
rdl #2 先进先出 fill 控制 (rdl2_ffc)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-104
0B3
—
receive 数据 link 先进先出 #2 (rdl2)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-106
0B4
—
rdl #2 状态 (rdl2_stat)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-107
0B6
—
tdl #2 先进先出 empty 控制 (tdl2_fec)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-108
0B7
—
tdl #2 终止 的 message 控制 (tdl2_eom)
. . . . . . . . . . . . . . . . . . . . . . . . . . 3-108
0B8
—
transmit 数据 link 先进先出 #2 (tdl2)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-109
0B9
—
tdl #2 状态 (tdl2_stat)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-109
0BA
—
dlink 测试 配置 (dl_test1)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-110
0BB
—
dlink 测试 状态 (dl_test2)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-110
0BC
—
dlink 测试 状态 (dl_test3)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-110
0BD
—
dlink 测试 控制 #1 或者 配置 #2 (dl_test4)
. . . . . . . . . . . . . . . . . . 3-110
0BE
—
dlink 测试 控制 #2 或者 配置 #2 (dl_test5)
. . . . . . . . . . . . . . . . . . . 3-111
3.17 系统 总线 寄存器
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-112
0D0
—
系统 总线 接口 配置 (sbi_cr)
. . . . . . . . . . . . . . . . . . . . . . . . . . 3-112
0D1
—
receive 系统 总线 配置 (rsb_cr)
. . . . . . . . . . . . . . . . . . . . . . . . . . 3-114
0D2
—
rsb 同步 位 补偿 (rsync_位)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-115
0D3
—
rsb 同步 时间 slot 补偿 (rsync_ts)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-116
0D4
—
transmit 系统 总线 配置 (tsb_cr)
. . . . . . . . . . . . . . . . . . . . . . . . . 3-117
0D5
—
tsb 同步 位 补偿 (tsync_位)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-119
0D6
—
tsb 同步 时间 slot 补偿 (tsync_ts)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-119
0D7
—
receive signaling 配置 (rsig_cr)
. . . . . . . . . . . . . . . . . . . . . . . . . . . 3-121
0D8
—
signaling reinsertion 框架 补偿 (rsync_frm)
. . . . . . . . . . . . . . . . . . . . . . 3-123
0D9
—
slip 缓存区 状态 (sstat)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-123
0DA
—
receive signaling 堆栈 (堆栈)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-126
0DB
—
rslip 阶段 状态 (rphase)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-127
0DC
—
tslip 阶段 状态 (tphase)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-127
0DD
—
内存 parity 状态 (perr)
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-128
0E0
–
0FF
—
系统 总线 每-频道 控制 (sbcn; n = 0 至 31)
. . . . . . . . . . . . . . . . . 3-128
100
–
11F
—
transmit 每-频道 控制 (tpcn; n = 0 至 31)
. . . . . . . . . . . . . . . . . . . 3-129
120
–
13F
—
transmit signaling 缓存区 (tsign; n = 0 至 31)
. . . . . . . . . . . . . . . . . . . . . . 3-131
140
–
15F
—
transmit pcm slip 缓存区 (tslip_lon; n = 0 至 31)
. . . . . . . . . . . . . . . . . . 3-132
160
–
17F
—
transmit pcm slip 缓存区 (tslip_hin; n = 0 至 31)
. . . . . . . . . . . . . . . . . . . 3-132
180
–
19F
—
receive 每-频道 控制 (rpcn; n = 0 至 31)
. . . . . . . . . . . . . . . . . . . . 3-133
1A0
–
1BF
—
receive signaling 缓存区 (rsign; n = 0 至 31)
. . . . . . . . . . . . . . . . . . . . . . 3-134
1C0
–
1DF
—
receive pcm slip 缓存区 (rslip_lon; n = 0 至 31)
. . . . . . . . . . . . . . . . . . 3-135
1E0
–
1FF
—
receive pcm slip 缓存区 (rslip_hin; n = 0 至 31)
. . . . . . . . . . . . . . . . . . . 3-135
3.18 寄存器 summary
. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 3-136