8
标准 ics
bu2090 / bu2090f / bu2090fs /
bu2092 / bu2092f / bu2092fv
•
电路 运作
这 逻辑 的 这 数据 管脚 是 sent 至 这 12-位 变换 寄存器 在 这 rising 边缘 的 这 时钟 脉冲波. subsequently, 它
是 shifted 从 q0 至 q11 为 每 时钟 rising 边缘.
为 这 bu2090 / f / fs
当 这 数据 管脚 是 低 在 这 时钟 下落 边缘, 这 数据 做 不 改变 它的 输出 状态. 它 是 仅有的 shifted 在
这 内部的 变换 寄存器. 不管怎样, 当 这 数据 管脚 是 高, 这 内容 的 这 12-位 变换 寄存器 是 latched 和
是 输出 至 这 相应的 q0 至 q11.
D11 D10
D8 D7 D6 D5 D4 D3 D2 D1 D0D9
时钟
数据
便条 1) indicates unstable 输出.
便条 2) 拉-向上 阻抗 是 连接 至 这 输出 管脚.
Q11
Q10
Q9
Q8
Q7
Q6
Q5
Q4
Q3
Q2
Q1
Q0
图.3 运作 定时 chart