首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:186108
 
资料名称:CY7C1354BV25-166
 
文件大小: 518.37K
   
说明
 
介绍:
256K x 36/512K x 18 Pipelined SRAM with NoBL⑩ Architecture
 
 


: 点此下载
  浏览型号CY7C1354BV25-166的Datasheet PDF文件第2页
2
浏览型号CY7C1354BV25-166的Datasheet PDF文件第3页
3
浏览型号CY7C1354BV25-166的Datasheet PDF文件第4页
4
浏览型号CY7C1354BV25-166的Datasheet PDF文件第5页
5

6
浏览型号CY7C1354BV25-166的Datasheet PDF文件第7页
7
浏览型号CY7C1354BV25-166的Datasheet PDF文件第8页
8
浏览型号CY7C1354BV25-166的Datasheet PDF文件第9页
9
浏览型号CY7C1354BV25-166的Datasheet PDF文件第10页
10
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
CY7C1354BV25
CY7C1356BV25
文档 #: 38-05292 rev. *e 页 6 的 27
管脚 定义
管脚 名字 i/o 类型 管脚 描述
a0, a1, 一个 输入-
同步的
地址 输入 使用 至 选择 一个 的 这 地址 locations
. 抽样 在 这 rising
边缘 的 这 clk.
BW
一个,
BW
b,
BW
c,
BW
d
输入-
同步的
字节 写 选择 输入, 起作用的 低
. qualified 和 我们至 conduct 写 至 这
sram. 抽样 在 这 rising 边缘 的 clk. bw
一个
控制 dq
一个
和 dqp
一个
, bw
b
控制
DQ
b
和 dqp
b
, bw
c
控制 dq
c
和 dqp
c
, bw
d
控制 dq
d
和 dqp
d
.
我们
输入-
同步的
写 使能 输入, 起作用的 低
. 抽样 在 这 rising 边缘 的 clk 如果 cen是 起作用的
低. 这个 信号 必须 是 asserted低 至 initiate 一个 写 sequence.
adv/ld
输入-
同步的
进步/加载 输入 使用 至 进步 这 在-碎片 地址 计数器 或者 加载 一个 新
地址
. 当 高 (和 cen
是 asserted 低) 这 内部的 burst 计数器 是
先进的. 当 低, 一个 新 地址 能 是 承载 在 这 设备 为 一个 进入.
之后 正在 deselected, adv/ld应当 是 驱动 低 在 顺序 至 加载 一个 新 地址.
CLK 输入-
时钟
时钟 输入
. 使用 至 俘获 所有 同步的 inputs 至 这 设备. clk 是 qualified
和 cen
. clk 是 仅有的 公认的 如果 cen是 起作用的 低.
CE
1
输入-
同步的
碎片 使能 1 输入, 起作用的 低
. 抽样 在 这 rising 边缘 的 clk. 使用 在
conjunction 和 ce
2
和 ce
3
至 选择/deselect 这 设备.
CE
2
输入-
同步的
碎片 使能 2 输入, 起作用的 高
. 抽样 在 这 rising 边缘 的 clk. 使用 在
conjunction 和 ce
1
和 ce
3
至 选择/deselect 这 设备.
CE
3
输入-
同步的
碎片 使能 3 输入, 起作用的 低
. 抽样 在 这 rising 边缘 的 clk. 使用 在
conjunction 和 ce
1
CE
2
至 选择/deselect 这 设备.
OE
输入-
异步的
输出 使能, 起作用的 低
. 联合的 和 这 同步的 逻辑 块 inside 这
设备 至 控制 这 方向 的 这 i/o pins. 当 低, 这 i/o 管脚 是 允许 至
behave 作 输出. 当 deasserted 高, i/o 管脚 是 三-陈述, 和 act 作 输入
数据 管脚. oe
是 masked 在 这 数据 portion 的一个 写 sequence, 在 这 第一
时钟 当 emerging 从 一个 deselected 状态 和 当 这 设备 有 被
deselected.
CEN
输入-
同步的
时钟 使能 输入, 起作用的 低
. 当 asserted 低 这 时钟 信号 是 公认的
用 这 sram. 当 deasserted 高 这 时钟 信号 是 masked. 自从 deasserting
CEN
做 不 deselect 这 设备, cen能 是 使用 至 扩展 这 previous 循环 当
必需的.
DQ
一个,
DQ
b,
DQ
c,
DQ
d
i/o-
同步的
双向的 数据 i/o 线条
. 作 输入, 它们 喂养 在 一个在-碎片 数据 寄存器 那 是
triggered 用 这 rising 边缘 的 clk. 作 输出, 它们 deliver 这 数据 包含 在 这
记忆 location 指定 用 一个
[17:0]
在 这 previous 时钟 上升 的 这 读 循环.
这 方向 的 这 管脚 是 控制 用 oe
和 这 内部的 控制 逻辑. 当 oe
asserted 低, 这 管脚 能 behave 作 输出. 当 高, dq
一个
–DQ
d
是 放置 在
一个 三-状态 情况. 这 输出 是 automatically 三-陈述 在 这 数据
portion 的 一个 写 sequence, 在 这 first 时钟 当 emerging 从 一个 deselected
状态, 和 当 这 设备 是 deselected, regardless 的 这 状态 的 oe
.
DQP
一个,
DQP
b,
DQP
c
DQP
d
i/o-
同步的
双向的 数据 parity i/o 线条
. functionally, 这些 信号 是 完全同样的 至
DQ
[31:0]
. 在 写 sequences, dqp
一个
是 控制 用 bw
一个
, dqp
b
是 控制 用
BW
b
, dqp
c
是 控制 用 bw
c
, 和 dqp
d
是 控制 用 bw
d
.
模式 输入 strap 管脚
模式 输入
. 选择 这 burst 顺序 的 这 设备. 系 高 选择 这 interleaved
burst 顺序. 牵引的 低 选择 这 直线的 burst 顺序. 模式 should 不 改变 states
在 运作. 当 left floating 模式将 default 高, 至 一个 interleaved burst
顺序.
TDO jtag 串行
输出
同步的
串行 数据-输出 至 这 jtag 电路
. delivers 数据 在 这 负的 边缘 的 tck.
TDI jtag 串行 输入
同步的
串行 数据-在 至 这 jtag 电路
. 抽样 在 这 rising 边缘 的 tck.
TMS 测试 模式 选择
同步的
这个 管脚 控制 这 测试 进入 端口 状态 机器
. 抽样 在 这 rising 边缘
的 tck.
TCK jtag-时钟
时钟 输入 至 这 jtag 电路系统
.
V
DD
电源 供应
电源 供应 输入 至 这 核心 的 这 设备
.
V
DDQ
i/o 电源 供应
电源 供应 为 这 i/o 电路系统
.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com