1997 Sep 08 7
飞利浦 半导体 初步的 规格
9-fold 静电释放 瞬时 suppressor BZA109TS
设备 placement 和 打印-电路 板 布局
电路 板 布局 是 的 extreme 重要 在 这 抑制 的 过往旅客. 这 夹紧 电压 的 这 bza109ts 是
决定 用 这 顶峰 瞬时 电流 和 这 比率 的 上升 的 那 电流 (di/dt). 自从 parasitic inductances 能 更远
增加 至 这 夹紧 电压 (v = L di/dt) 这 打印-电路 板 布局 应当 使用 minimal 序列 conductor 长度.
这个 包含 这 含铅的 长度 的 这 抑制 元素.
在 增加 至 降低 conductor 长度 这 下列的 打印-电路 板 布局 指导原则 是 推荐:
1. 放置 这 抑制 元素 在 这 范围 的 这 输入 terminals 或者 连接器.
2. 减少 并行的 信号 paths.
3. 避免 运动 保护 conductors 在 并行的 和 unprotected conductors.
4. 降低 所有 打印-电路 板 循环 areas 包含 电源 和 地面 循环.
5. 降低 这 长度 的 这 瞬时 返回 path 至 地面.
6. 避免 使用 shared 瞬时 返回 paths 至 一个 一般 地面 要点.